WEKO3
アイテム
可観測な環境でのテストパターン生成について
https://ipsj.ixsq.nii.ac.jp/records/28344
https://ipsj.ixsq.nii.ac.jp/records/28344ac58c95f-f32f-43d4-8e84-ef11eb09a693
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
Copyright (c) 1988 by the Information Processing Society of Japan
|
|
| オープンアクセス | ||
| Item type | SIG Technical Reports(1) | |||||||
|---|---|---|---|---|---|---|---|---|
| 公開日 | 1988-10-28 | |||||||
| タイトル | ||||||||
| タイトル | 可観測な環境でのテストパターン生成について | |||||||
| タイトル | ||||||||
| 言語 | en | |||||||
| タイトル | Test Pattern Generation Under Observable Circumstances | |||||||
| 言語 | ||||||||
| 言語 | jpn | |||||||
| 資源タイプ | ||||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
| 資源タイプ | technical report | |||||||
| 著者所属 | ||||||||
| 広島大学大学院 工学研究科 | ||||||||
| 著者所属 | ||||||||
| 広島大学大学院 工学研究科 | ||||||||
| 著者所属 | ||||||||
| 広島大学大学院 工学研究科 | ||||||||
| 著者所属 | ||||||||
| 広島大学大学院 工学研究科 | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Hiroshima University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Hiroshima University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Hiroshima University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Hiroshima University | ||||||||
| 著者名 |
梶原, 誠司
温暁青
板崎徳禎
樹下行三
× 梶原, 誠司 温暁青 板崎徳禎 樹下行三
|
|||||||
| 著者名(英) |
Seiji, Kajihara
Wen, Xiaoqing
Noriyoshi, Itazaki
Kozo, Kinoshita
× Seiji, Kajihara Wen, Xiaoqing Noriyoshi, Itazaki Kozo, Kinoshita
|
|||||||
| 論文抄録 | ||||||||
| 内容記述タイプ | Other | |||||||
| 内容記述 | 電子ビームテスターを用いる論理回路のテストでは回路内部の信号線を直接観測できるためテストパターンは故障の影響を外部出力へ伝搬させる必要はなく仮定する故障をその素子の出力線で検出する入力パターンを生成するだけでよいことになる。本研究ではこのような可観測性のよい環境においてより少ないパターン数で順序回路の縮退故障とスタック・オープン故障を検出するテストパターン生成手法について述べる。 | |||||||
| 論文抄録(英) | ||||||||
| 内容記述タイプ | Other | |||||||
| 内容記述 | In testing logic circuits using the electron beam tester, it is sufficient to generate test patterns which can detect faults at the output line of gates, not necessary to propagate the fault effect to primary outputs, because all output lines are assumed to be observable. In this paper, under such observable circumstances we will show a method for generating test patterns which can detect stuck-at faults and stuck-open faults in sequential circuits by smaller number of patterns. | |||||||
| 書誌レコードID | ||||||||
| 収録物識別子タイプ | NCID | |||||||
| 収録物識別子 | AA11451459 | |||||||
| 書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 1988, 号 78(1988-SLDM-044), p. 35-42, 発行日 1988-10-28 |
|||||||
| Notice | ||||||||
| SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
| 出版者 | ||||||||
| 言語 | ja | |||||||
| 出版者 | 情報処理学会 | |||||||