WEKO3
アイテム
MullerのC素子を用いた非同期式順序回路の一構成法
https://ipsj.ixsq.nii.ac.jp/records/28092
https://ipsj.ixsq.nii.ac.jp/records/2809240019491-0a27-4930-88a2-942f44476433
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1992 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1992-10-22 | |||||||
タイトル | ||||||||
タイトル | MullerのC素子を用いた非同期式順序回路の一構成法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Asynchronous Sequential Circuit Synthesis using Muller's C - elements | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
東京工業大学 工学部 | ||||||||
著者所属 | ||||||||
東京工業大学 工学部 | ||||||||
著者所属 | ||||||||
東京工業大学 工学部 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Engineering, Tokyo Institute of Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Engineering, Tokyo Institute of Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Engineering, Tokyo Institute of Technology | ||||||||
著者名 |
黄亜紅
籠谷, 裕人
南谷, 崇
× 黄亜紅 籠谷, 裕人 南谷, 崇
|
|||||||
著者名(英) |
Ya-Hong, Huang
Hiroto, Kagotani
Takashi, Nanya
× Ya-Hong, Huang Hiroto, Kagotani Takashi, Nanya
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | MullerのC素子と呼ばれる2状態記憶素子は非同期式回路のタイミング制御用にしばしば用いられるが、C素子を用いた組織的な回路構成法に関する研究はこれまでほとんどない。一方、セットリセット型フリップフロップを記憶素子とする非同期式順序回路の構成法は良く知られている。C素子の状態遷移特性はセットリセット型フリップフロップのそれを含むので、C素子を記憶素子として用いる非同期式順序回路の状態変数回路(記憶素子を駆動する論理回路)はセットリセット型フリップフロップを用いた場合よりも一般には常に簡単になる。本稿ではC素子を記憶素子として用いる非同期式順序回路の一構成法を示す。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Muller's C-element is a 2 state memory device, that is often used for timing control in asynchronous systems. However there has been nearly no research about logic synthesis using the C-element. On the other hand asynchronous sequential circuit synthesis using the set-reset flipflop is well known. As the state transition set of the C-element is a superset of the set-reset flipflop then we can use the C-element to synthesize asynchronous sequential circuits that, in general, will be simple then those using the set-reset flipflop. This paper describes a method for synthesing asynchronous sequential circuits using the C-element. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 1992, 号 83(1992-SLDM-064), p. 25-32, 発行日 1992-10-22 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |