@techreport{oai:ipsj.ixsq.nii.ac.jp:00028092, author = {黄亜紅 and 籠谷, 裕人 and 南谷, 崇 and Ya-Hong, Huang and Hiroto, Kagotani and Takashi, Nanya}, issue = {83(1992-SLDM-064)}, month = {Oct}, note = {MullerのC素子と呼ばれる2状態記憶素子は非同期式回路のタイミング制御用にしばしば用いられるが、C素子を用いた組織的な回路構成法に関する研究はこれまでほとんどない。一方、セットリセット型フリップフロップを記憶素子とする非同期式順序回路の構成法は良く知られている。C素子の状態遷移特性はセットリセット型フリップフロップのそれを含むので、C素子を記憶素子として用いる非同期式順序回路の状態変数回路(記憶素子を駆動する論理回路)はセットリセット型フリップフロップを用いた場合よりも一般には常に簡単になる。本稿ではC素子を記憶素子として用いる非同期式順序回路の一構成法を示す。, Muller's C-element is a 2 state memory device, that is often used for timing control in asynchronous systems. However there has been nearly no research about logic synthesis using the C-element. On the other hand asynchronous sequential circuit synthesis using the set-reset flipflop is well known. As the state transition set of the C-element is a superset of the set-reset flipflop then we can use the C-element to synthesize asynchronous sequential circuits that, in general, will be simple then those using the set-reset flipflop. This paper describes a method for synthesing asynchronous sequential circuits using the C-element.}, title = {MullerのC素子を用いた非同期式順序回路の一構成法}, year = {1992} }