WEKO3
アイテム
高並列計算機CAP - IIの構成とメモリシステム
https://ipsj.ixsq.nii.ac.jp/records/24635
https://ipsj.ixsq.nii.ac.jp/records/24635ad236ef1-d6ad-494b-9ae1-2c54641d3be9
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1990 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1990-07-18 | |||||||
タイトル | ||||||||
タイトル | 高並列計算機CAP - IIの構成とメモリシステム | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | An Architecture of Highly Parallel Processor CAP - II | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
(株)富士通研究所 | ||||||||
著者所属 | ||||||||
(株)富士通研究所 | ||||||||
著者所属 | ||||||||
(株)富士通研究所 | ||||||||
著者所属 | ||||||||
(株)富士通研究所 | ||||||||
著者所属 | ||||||||
(株)富士通研究所 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
FUJITSU LABORATORIES LTD. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
FUJITSU LABORATORIES LTD. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
FUJITSU LABORATORIES LTD. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
FUJITSU LABORATORIES LTD. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
FUJITSU LABORATORIES LTD. | ||||||||
著者名 |
石畑, 宏明
× 石畑, 宏明
|
|||||||
著者名(英) |
Hiroaki, Ishihata
× Hiroaki, Ishihata
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | プロセッサエレメントのメモリシステムの構成について述べる.CAP?IIは,64?1024台のプロセッサ・エレメントからなる分散メモリ型の並列計算機である.並列計算機をさまざまなアプリケーションに適用するためには,高い単体プロセッサの演算性能と,高速なプロセッサ間通信が要求される.CAP?IIでは,プロセッサに32ビットRISCマイクロプロセッサを採用し,用途別の3種類のネットワークを持つことにより高性能を実現する. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | In this paper, we present an architecture of CAP-II. CAP-II is a highly parallel processor consists of 64 to 1024 processing elements (PEs). Highly parallel processor must have both powerful PEs and high speed communication network to achieve high performance in variety of problems. We use 32bit RISC micro-processor with cache memory for PE. And the system has 3 different type networks for broadcast, 10calcommunication, and synchronization. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 1990, 号 60(1990-ARC-083), p. 217-222, 発行日 1990-07-18 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |