WEKO3
アイテム
スーパースカラ・マイクロプロセッサOHMEGAにおける動的ハザード解消機構と高速化手法
https://ipsj.ixsq.nii.ac.jp/records/24508
https://ipsj.ixsq.nii.ac.jp/records/24508fe8fffc5-3f3c-4d1a-bc58-23c5d56e7782
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1991 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1991-07-19 | |||||||
タイトル | ||||||||
タイトル | スーパースカラ・マイクロプロセッサOHMEGAにおける動的ハザード解消機構と高速化手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Dynamic Hazard Resolution Mechanism and Architectural Improvement of Superscalar Microprocessor OHMEGA | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
松下電器産業(株)半導体研究センター | ||||||||
著者所属 | ||||||||
松下電器産業(株)半導体研究センター | ||||||||
著者所属 | ||||||||
松下電器産業(株)半導体研究センター | ||||||||
著者所属 | ||||||||
松下電器産業(株)半導体研究センター | ||||||||
著者所属 | ||||||||
松下電器産業(株)半導体研究センター | ||||||||
著者所属 | ||||||||
松下電器産業(株)半導体研究センター | ||||||||
著者所属 | ||||||||
松下電器産業(株)半導体研究センター | ||||||||
著者所属 | ||||||||
松下電器産業(株)半導体研究センター | ||||||||
著者所属 | ||||||||
松下電器産業(株)半導体研究センター | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Research Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Research Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Research Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Research Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Research Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Research Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Research Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Research Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Research Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者名 |
中島, 雅逸
中野, 拓
中倉, 康浩
吉田, 忠弘
後井, 良之
中居, 祐二
瀬川, 礼二
岸田, 武
廉田, 浩
× 中島, 雅逸 中野, 拓 中倉, 康浩 吉田, 忠弘 後井, 良之 中居, 祐二 瀬川, 礼二 岸田, 武 廉田, 浩
|
|||||||
著者名(英) |
Masaitsu, Nakajima
Hiraku, Nakano
Yasuhiro, Nakakura
Tadahiro, Yoshida
Yoshiyuki, Goi
Yuji, Nakai
Reiji, Segawa
Takeshi, Kishida
Hiroshi, Kadota
× Masaitsu, Nakajima Hiraku, Nakano Yasuhiro, Nakakura Tadahiro, Yoshida Yoshiyuki, Goi Yuji, Nakai Reiji, Segawa Takeshi, Kishida Hiroshi, Kadota
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 数値計算分野を主たるアプリケーションとする次世代超高速並列計算機ADENART?Hのプロセッシング・エレメントとしてスーパースカラ・マイクロプロセッサOHMEGAを開発した。OHMEGAはスーパースカラ方式と呼ばれる命令レベルの並列実行方式を採用し、1クロックサイクルごとに同時に2命令を並列実行する。さらにout?of?orderの命令実行、データ依存関係に関わる動的なハザード解消、条件コード先見によるノン?ペナルティ条件分岐等の特徴を有することにより、高い実行性能を実現する。本報告では、OHMEGAにおける動的ハザード解消機構であるDTC(rectly Tag Compa)方式と、分岐命令実行および、外部メモリアクセスに関しての高速化手法ついて述べる。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | We have developed a VLSI superscalar microprocessor as a processing element for next generation massively parallel computer system ADENART-H, and it's called OHMEGA processor. OHMEGA processor adopts superscalar architecture that executes two scalar instructions at each clock cycle, and has some architectural features, out-of-order execution of instructions, dynamic hazard resolution mechanism (DTC method), and non-penalty conditional branch execution. OHMEGA processor realizes a very high performance by taking advantage of these architectural improvement. This paper describes the architectural features of OHMEGA processor, dynamic hazard resolution mechanism (DTC method) and architectural improvement for conditional branch execution and external memory access operation. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 1991, 号 64(1991-ARC-089), p. 25-31, 発行日 1991-07-19 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |