WEKO3
-
RootNode
アイテム
ALUの例外処理の高速化手法
https://ipsj.ixsq.nii.ac.jp/records/24397
https://ipsj.ixsq.nii.ac.jp/records/24397d7f1b3a0-77e6-4620-b277-579b88587686
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1992 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1992-10-22 | |||||||
タイトル | ||||||||
タイトル | ALUの例外処理の高速化手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A methodology for a high - speed ALU with exception circuitry | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
NECマイクロエレクトロニクス研究所システムULSI研究部 | ||||||||
著者所属 | ||||||||
NECマイクロエレクトロニクス研究所システムULSI研究部 | ||||||||
著者所属 | ||||||||
NECマイクロエレクトロニクス研究所システムULSI研究部 | ||||||||
著者所属 | ||||||||
中央大学理工学部情報工学科 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
System ULSI Research Laboratory, Microelectronics Research Laboratories, NEC Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
System ULSI Research Laboratory, Microelectronics Research Laboratories, NEC Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
System ULSI Research Laboratory, Microelectronics Research Laboratories, NEC Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Information and System Engineering, Faculty of Science and Engineering, Chuo University | ||||||||
著者名 |
鈴木, 一正
山品正勝
山田, 八郎
榎本, 忠儀
× 鈴木, 一正 山品正勝 山田, 八郎 榎本, 忠儀
|
|||||||
著者名(英) |
Kazumasa, Suzuki
Masakazu, Yamashina
Hachiro, Yamada
Tadayoshi, Enomoto
× Kazumasa, Suzuki Masakazu, Yamashina Hachiro, Yamada Tadayoshi, Enomoto
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | マイクロプロセッサに用いられる演算器は,演算以外にも状態フラグの出力や演算結果の補正等の例外処理を行う.そのため,演算器を高速化するためには例外処理の回路を含めて高速化する必要がある.例外処理を高速化するためには,例外処理回路を演算器回路と並列にする方法が効果的である.そこで,例外処理回路の構成例として,桁上げ選択法を応用した零フラグ検出回路と,比較器を用いたオーバフロー補正回路を提案した.この回路を用いたオーバフロー補正機能と零フラグ検出機能を持つ16?bit加算器について,並列化の効果を見積ったところ,0.5μmCMOSで処理時間が4.20nsから3.05nsに改善され,演算時間が25%短縮された. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | An arithmetic unit in a microprocessor not only has arithmetic operations but also has exception handling, for example flag detection and the result value correction. A parallel architecture for an arithmetic circuitry and an exception handling circuitry reduces the time required for exception handling, thus making the arithmetic unit faster. Examples of exception circuitry, a zero-flag detector and an overflow corrector are shown. These two circuitries reduce the operation time for a 16-bit adder with the zero-flag detection and overflow correction functions from 4.20ns to 3.05ns on a 0.5 micron CMOS technology. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 1992, 号 82(1992-ARC-096), p. 73-80, 発行日 1992-10-22 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |