ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. シンポジウム
  2. シンポジウムシリーズ
  3. DAシンポジウム
  4. 2017

ビアスイッチFPGAの性能予測モデル

https://ipsj.ixsq.nii.ac.jp/records/183251
https://ipsj.ixsq.nii.ac.jp/records/183251
212166ad-1b37-4d5f-b6f6-ed955214f70a
名前 / ファイル ライセンス アクション
IPSJ-DAS2017004.pdf IPSJ-DAS2017004.pdf (1.7 MB)
Copyright (c) 2017 by the Information Processing Society of Japan
オープンアクセス
Item type Symposium(1)
公開日 2017-08-23
タイトル
タイトル ビアスイッチFPGAの性能予測モデル
タイトル
言語 en
タイトル A Model for Predicting Performance of Via-switch FPGA
言語
言語 jpn
キーワード
主題Scheme Other
主題 ビアスイッチFPGA
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_5794
資源タイプ conference paper
著者所属
京都大学大学院情報学研究科
著者所属
京都大学大学院情報学研究科
著者所属
京都大学大学院情報学研究科
著者名 樋口, 達大

× 樋口, 達大

樋口, 達大

Search repository
石原, 亨

× 石原, 亨

石原, 亨

Search repository
小野寺, 秀俊

× 小野寺, 秀俊

小野寺, 秀俊

Search repository
著者名(英) Tatsuhiro, Higuchi

× Tatsuhiro, Higuchi

en Tatsuhiro, Higuchi

Search repository
Tohru, Ishihara

× Tohru, Ishihara

en Tohru, Ishihara

Search repository
Hidetoshi, Onodera

× Hidetoshi, Onodera

en Hidetoshi, Onodera

Search repository
論文抄録
内容記述タイプ Other
内容記述 FPGA に代表される再構成可能回路は一般的に性能面で専用論理回路である ASIC に劣る.本稿ではビアスイッチと呼ばれるスイッチングデバイスを配線切り替えに用いた FPGA (Field Programmable Gate Array) の性能を予測するモデルについて述べる.ビアスイッチを FPGA の配線切り替えに用いることでチップの面積効率を向上させることができ,低電圧での性能低下を抑えることができる.ビアスイッチ FPGA の信号通過配線と論理回路のそれぞれについて遅延時間,消費エネルギー,面積をプロセスパラメータや回路構造でモデル化する.またそれらのモデルを用いてチップ全体の性能を回路シミュレーションなしに予測することができる.
論文抄録(英)
内容記述タイプ Other
内容記述 Reconfigurable circuits are generally inferior to ASIC (application specific integrated circuit) in terms of performance. In this paper, we develop a model for predicting the performance of FPGA (Field Programmable Gate Array) which uses an emergining switching device called a Via-switch for wiring switching. By using the Via-switch, the chip area efficiency improves and the performance degradation of the circuit in low voltage region can be kept to the minimun. We model the delay, the energy consumption, and the area for wiring and logic circuit of Via-switch FPGA. The model uses process parameters and structure information of a targeting circuit as inputs. Moreover, with the model, it is possible to predict the performance of the entire chip without circuit simulation.
書誌情報 DAシンポジウム2017論文集

巻 2017, p. 9-14, 発行日 2017-08-23
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-20 03:43:55.111347
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3