WEKO3
アイテム
FOLCS: FPGAを用いた軽量サイクル・アキュレートNoCシミュレータ
https://ipsj.ixsq.nii.ac.jp/records/107315
https://ipsj.ixsq.nii.ac.jp/records/1073159816b730-6dbd-4158-b19b-15ea5083afc8
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
Copyright (c) 2014 by the Information Processing Society of Japan
|
|
| オープンアクセス | ||
| Item type | SIG Technical Reports(1) | |||||||||
|---|---|---|---|---|---|---|---|---|---|---|
| 公開日 | 2014-12-02 | |||||||||
| タイトル | ||||||||||
| タイトル | FOLCS: FPGAを用いた軽量サイクル・アキュレートNoCシミュレータ | |||||||||
| 言語 | ||||||||||
| 言語 | jpn | |||||||||
| キーワード | ||||||||||
| 主題Scheme | Other | |||||||||
| 主題 | シミュレーション | |||||||||
| 資源タイプ | ||||||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||||
| 資源タイプ | technical report | |||||||||
| 著者所属 | ||||||||||
| 東京大学 | ||||||||||
| 著者所属 | ||||||||||
| 東京大学 | ||||||||||
| 著者名 |
成子, 貴洋
× 成子, 貴洋
× 平木, 敬
|
|||||||||
| 論文抄録 | ||||||||||
| 内容記述タイプ | Other | |||||||||
| 内容記述 | マルチコア・メニーコアへの潮流は,コンピュータアーキテクチャのシミュレーションを時間的により困難なものとしている.シミュレーションを実行するホストのコアの速度向上が緩やかであることと,シミュレータの並列化の難しさが原因である.FPGA によるシミュレーションの実行・アクセラレーションは,シミュレーション時間を短縮する有力な手段である.FPGA を用いることの制約は,使用可能なリソースに限りがある点である.本稿は,チップ上のインターコネクションネットワーク (Network on Chip, NoC) に焦点を絞り,FPGA 上で動作する軽量な NoC シミュレータ FOLCS(Flit-Oriented Lightweight Cycle-accurate network Simulator) を提案する.FOLCS は,既存手法よりも少ない FPGA リソースでサイクルアキュレートな NoC シミュレーションを実現する. | |||||||||
| 書誌レコードID | ||||||||||
| 収録物識別子タイプ | NCID | |||||||||
| 収録物識別子 | AN10463942 | |||||||||
| 書誌情報 |
研究報告ハイパフォーマンスコンピューティング(HPC) 巻 2014-HPC-147, 号 16, p. 1-7, 発行日 2014-12-02 |
|||||||||
| Notice | ||||||||||
| SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||||
| 出版者 | ||||||||||
| 言語 | ja | |||||||||
| 出版者 | 情報処理学会 | |||||||||