@techreport{oai:ipsj.ixsq.nii.ac.jp:00107315, author = {成子, 貴洋 and 平木, 敬}, issue = {16}, month = {Dec}, note = {マルチコア・メニーコアへの潮流は,コンピュータアーキテクチャのシミュレーションを時間的により困難なものとしている.シミュレーションを実行するホストのコアの速度向上が緩やかであることと,シミュレータの並列化の難しさが原因である.FPGA によるシミュレーションの実行・アクセラレーションは,シミュレーション時間を短縮する有力な手段である.FPGA を用いることの制約は,使用可能なリソースに限りがある点である.本稿は,チップ上のインターコネクションネットワーク (Network on Chip, NoC) に焦点を絞り,FPGA 上で動作する軽量な NoC シミュレータ FOLCS(Flit-Oriented Lightweight Cycle-accurate network Simulator) を提案する.FOLCS は,既存手法よりも少ない FPGA リソースでサイクルアキュレートな NoC シミュレーションを実現する.}, title = {FOLCS: FPGAを用いた軽量サイクル・アキュレートNoCシミュレータ}, year = {2014} }