ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング


インデックスリンク

インデックスツリー

  • RootNode

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システム・アーキテクチャ(ARC)
  3. 1993
  4. 111(1993-ARC-103)

ASIP向きハードウェア/ソフトウェア・コデザインシステムPEAS - Iにおけるデータパス部の最適化手法

https://ipsj.ixsq.nii.ac.jp/records/24286
https://ipsj.ixsq.nii.ac.jp/records/24286
e8d73664-5194-412e-b979-2918676731ad
名前 / ファイル ライセンス アクション
IPSJ-ARC93103021.pdf IPSJ-ARC93103021.pdf (1.1 MB)
Copyright (c) 1993 by the Information Processing Society of Japan
オープンアクセス
Item type SIG Technical Reports(1)
公開日 1993-12-16
タイトル
タイトル ASIP向きハードウェア/ソフトウェア・コデザインシステムPEAS - Iにおけるデータパス部の最適化手法
タイトル
言語 en
タイトル Datapath Optimization Methodology in PEAS - I : A Hardware/Software Codesign System for ASIP
言語
言語 jpn
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
豊橋技術科学大学情報工学系
著者所属
豊橋技術科学大学情報工学系
著者所属
豊橋技術科学大学情報工学系
著者所属
SRA
著者所属(英)
en
Toyohashi University of Technology
著者所属(英)
en
Toyohashi University of Technology
著者所属(英)
en
Toyohashi University of Technology
著者所属(英)
en
SRA
著者名 本間, 啓道 塩見, 彰睦 今井, 正治 引地, 信之

× 本間, 啓道 塩見, 彰睦 今井, 正治 引地, 信之

本間, 啓道
塩見, 彰睦
今井, 正治
引地, 信之

Search repository
著者名(英) Yoshimichi, Honma Akichika, Shiomi Masaharu, Imai Nobuyuki, Hikichi

× Yoshimichi, Honma Akichika, Shiomi Masaharu, Imai Nobuyuki, Hikichi

en Yoshimichi, Honma
Akichika, Shiomi
Masaharu, Imai
Nobuyuki, Hikichi

Search repository
論文抄録
内容記述タイプ Other
内容記述 PEAS?Iは,ASIPを開発するためのハードウェア/ソフトウェア・コデザイン・システムであり,特定分野の応用プログラムをより高速に実行するCPUコアとそのCPUコアをターゲットとする応用プログラム開発環境を同時に生成するシステムである.本稿では,レジスタの個数を考慮した命令セットの最適化の手法について述べ,本手法を用いて生成したCPUコアが従来のCPUコアより高速に応用プログラムを実行できることを示す.また,応用プログラムから静的解析及び動的解析を用いて最適化に必要なデータを抽出する方法について述べる.
論文抄録(英)
内容記述タイプ Other
内容記述 This paper describes the datapath optimization method in PEAS-I, which is a hardware/software codesign system for ASIP development. The PEAS-I system analyzes a set of application programs and associated data set, determines optimal instruction set, and then generates CPU core and application program development tools. A datapath of the generated CPU core consists of register file and computational modules. This method optimizes both the size of register file and the combination of computational modules. Using this method, a better design of the CPU core.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN10096105
書誌情報 情報処理学会研究報告計算機アーキテクチャ(ARC)

巻 1993, 号 111(1993-ARC-103), p. 159-166, 発行日 1993-12-16
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-22 19:59:23.011255
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

引地, 信之, 1993: 情報処理学会, 159–166 p.

Loading...

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3