@techreport{oai:ipsj.ixsq.nii.ac.jp:00024286,
 author = {本間, 啓道 and 塩見, 彰睦 and 今井, 正治 and 引地, 信之 and Yoshimichi, Honma and Akichika, Shiomi and Masaharu, Imai and Nobuyuki, Hikichi},
 issue = {111(1993-ARC-103)},
 month = {Dec},
 note = {PEAS?Iは,ASIPを開発するためのハードウェア/ソフトウェア・コデザイン・システムであり,特定分野の応用プログラムをより高速に実行するCPUコアとそのCPUコアをターゲットとする応用プログラム開発環境を同時に生成するシステムである.本稿では,レジスタの個数を考慮した命令セットの最適化の手法について述べ,本手法を用いて生成したCPUコアが従来のCPUコアより高速に応用プログラムを実行できることを示す.また,応用プログラムから静的解析及び動的解析を用いて最適化に必要なデータを抽出する方法について述べる., This paper describes the datapath optimization method in PEAS-I, which is a hardware/software codesign system for ASIP development. The PEAS-I system analyzes a set of application programs and associated data set, determines optimal instruction set, and then generates CPU core and application program development tools. A datapath of the generated CPU core consists of register file and computational modules. This method optimizes both the size of register file and the combination of computational modules. Using this method, a better design of the CPU core.},
 title = {ASIP向きハードウェア/ソフトウェア・コデザインシステムPEAS - Iにおけるデータパス部の最適化手法},
 year = {1993}
}