WEKO3
アイテム
ストリーム計算のための高位合成コンパイラの設計と実装
https://ipsj.ixsq.nii.ac.jp/records/98118
https://ipsj.ixsq.nii.ac.jp/records/981188960b886-bb7d-427a-9fee-9ee8489fd34d
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]()
2100年1月1日からダウンロード可能です。
|
Copyright (c) 2014 by the Institute of Electronics, Information and Communication Engineers
This SIG report is only available to those in membership of the SIG. |
|
SLDM:会員:¥0, DLIB:会員:¥0 |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2014-01-21 | |||||||
タイトル | ||||||||
タイトル | ストリーム計算のための高位合成コンパイラの設計と実装 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Design and Implementation of High-Level Synthesis Compiler for Stream Computation | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | FPGA高位合成 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
東北大学大学院情報科学研究科 | ||||||||
著者所属 | ||||||||
東北大学大学院情報科学研究科 | ||||||||
著者所属 | ||||||||
東北大学大学院情報科学研究科 | ||||||||
著者所属 | ||||||||
東北大学大学院情報科学研究科 | ||||||||
著者所属 | ||||||||
東北大学大学院情報科学研究科 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Sciences, Tohoku University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Sciences, Tohoku University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Sciences, Tohoku University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Sciences, Tohoku University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Sciences, Tohoku University | ||||||||
著者名 |
伊藤, 涼
鈴木, 隼人
千葉, 諒太郎
佐野, 健太郎
山本, 悟
× 伊藤, 涼 鈴木, 隼人 千葉, 諒太郎 佐野, 健太郎 山本, 悟
|
|||||||
著者名(英) |
Ryo, Ito
Hayato, Suzuki
Ryotaro, Chiba
Kentaro, Sano
Satoru, Yamamoto
× Ryo, Ito Hayato, Suzuki Ryotaro, Chiba Kentaro, Sano Satoru, Yamamoto
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 近年の FPGA の応用範囲の拡大に伴い,抽象度の高い言語によってハードウェア設計を行う高位合成技術の研究が重要性を増しつつある.本研究室では,FPGA を用いたストリーム計算専用計算機の開発を行ってきたが,回路規模の大規模化により,アルゴリズム設計からハードウェア実装までの時間短縮による生産性の向上が強く望まれている.そこで,本研究では,特定の数値計算問題に特化したストリーム計算回路を自動生成するコンパイラ (Stream Processor Generator, SPGen) を提案する.本論文では,SPGen の目的および要求仕様を説明した後に,その実装について述べる. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | High-level synthesis (HLS) has been getting more and more important as FPGAs are more widely used for various applications. Productivity improvement is now strongly demanded so that we can reduce time from algorithm design to hardware implementation, particularly, in the development of our custom stream computing processor with FPGAs. To obtain higher productivity, we propose an HLS compiler, a stream processor generator (SPGen), which generates HDL codes for stream computation with given equations. In this paper, we describe purpose, requirements, and implementation of SPGen. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
研究報告システムLSI設計技術(SLDM) 巻 2014-SLDM-164, 号 1, p. 1-6, 発行日 2014-01-21 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |