ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システムとLSIの設計技術(SLDM)
  3. 2013
  4. 2013-SLDM-162

製造後遅延調整機能を持つRDRアーキテクチャ向け高位合成手法の評価

https://ipsj.ixsq.nii.ac.jp/records/95343
https://ipsj.ixsq.nii.ac.jp/records/95343
bcfc1f46-6a50-4488-a094-68d14ec5eafd
名前 / ファイル ライセンス アクション
IPSJ-SLDM13162009.pdf IPSJ-SLDM13162009 (887.1 kB)
 2100年1月1日からダウンロード可能です。
Copyright (c) 2013 by the Institute of Electronics, Information and Communication Engineers
This SIG report is only available to those in membership of the SIG.
SLDM:会員:¥0, DLIB:会員:¥0
Item type SIG Technical Reports(1)
公開日 2013-09-30
タイトル
タイトル 製造後遅延調整機能を持つRDRアーキテクチャ向け高位合成手法の評価
タイトル
言語 en
タイトル A High-Level Synthesis Algorithm with Post-Silicon Delay Tuning for RDR Architectures and its Experimental Evaluations
言語
言語 jpn
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
早稲田大学大学院基幹理工学研究科
著者所属
早稲田大学大学院基幹理工学研究科
著者所属
早稲田大学大学院基幹理工学研究科
著者所属(英)
en
Dept. of Computer Science and Engineering, Waseda University
著者所属(英)
en
Dept. of Computer Science and Engineering, Waseda University
著者所属(英)
en
Dept. of Computer Science and Engineering, Waseda University
著者名 萩尾, 勇太 柳澤, 政生 戸川, 望

× 萩尾, 勇太 柳澤, 政生 戸川, 望

萩尾, 勇太
柳澤, 政生
戸川, 望

Search repository
著者名(英) Yuta, Hagio Masao, Yanagisawa Nozomu, Togawa

× Yuta, Hagio Masao, Yanagisawa Nozomu, Togawa

en Yuta, Hagio
Masao, Yanagisawa
Nozomu, Togawa

Search repository
論文抄録
内容記述タイプ Other
内容記述 LSI の微細加工技術の進歩により配線遅延の拡大や製造時の遅延ばらつきによるタイミング違反が問題となっている.とりわけ配線遅延がゲート遅延と比較して相対的に増加しており高位合成段階でいかに配線遅延を取り扱うかが鍵となる.また,製造時の遅延ばらつきに対応するために,従来は過剰なマージンの挿入,統計的静的遅延解析などが適用されてきたが,性能低下しない手法としてチップ製造後の回路チューニングが提案されている.このような背景に基づき,配線遅延の拡大や製造時の遅延ばらつきの双方に対応した高位合成として,製造後遅延調整機能を持つ RDR アーキテクチャ向け高位合成手法を提案した.本稿では,提案手法の有効'性を検証するため計算機実験をし,従来手法と比較することで提案手法を評価する.また,回路面積を最小化するために提案手法では類似化のステップを設けているが,その有効性についても検証する.計算機実験により,提案手法は従来手法と比較して遅延ばらつき発生時の実行時間を最大 42.9% 削減できることを確認した.
論文抄録(英)
内容記述タイプ Other
内容記述 As device feature size drops, interconnection delays often exceed gate delays. We have to incorporate interconnection delays even in high-level synthesis. Using RDR architectures is one of the effective solutions to this problem. At the same time, process and delay variation also becomes a serious problem which may result in several timing errors. How to deal with this problem is another key issue in high-level synthesis. Thus, we have proposed a high-level synthesis algorithm with post-silicon delay tuning for RDR architectures. In this paper, we evaluate our high-level synthesis algorithm comparing several existing algorithms considering several situations. Experimental results show that our algorithm successfully reduces delayed scheduling/binding latency by up to 42.9% compared with the conventional approach.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA11451459
書誌情報 研究報告システムLSI設計技術(SLDM)

巻 2013-SLDM-162, 号 9, p. 1-6, 発行日 2013-09-30
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-21 13:34:10.902012
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3