ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システムとLSIの設計技術(SLDM)
  3. 2012
  4. 2012-SLDM-158

島内消費電力量見積もりにもとづく温度特性を考慮したRDRアーキテクチャ向け高位合成手法

https://ipsj.ixsq.nii.ac.jp/records/86933
https://ipsj.ixsq.nii.ac.jp/records/86933
d331b42a-f941-4059-9fa6-d087d4acd93e
名前 / ファイル ライセンス アクション
IPSJ-SLDM12158003.pdf IPSJ-SLDM12158003.pdf (462.0 kB)
 2100年1月1日からダウンロード可能です。
Copyright (c) 2012 by the Institute of Electronics, Information and Communication Engineers
This SIG report is only available to those in membership of the SIG.
SLDM:会員:¥0, DLIB:会員:¥0
Item type SIG Technical Reports(1)
公開日 2012-11-19
タイトル
タイトル 島内消費電力量見積もりにもとづく温度特性を考慮したRDRアーキテクチャ向け高位合成手法
タイトル
言語 en
タイトル A Temperature-Aware High-Level Synthesis Algorithm for Regular-Distributed-Register Architectures based on Accurate Energy Consumption Estimation
言語
言語 jpn
キーワード
主題Scheme Other
主題 動作合成
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
早稲田大学大学院基幹理工学研究科
著者所属
早稲田大学大学院基幹理工学研究科
著者所属
早稲田大学大学院基幹理工学研究科
著者所属(英)
en
Grad. of Fundamental Science and Engineering, Waseda University
著者所属(英)
en
Grad. of Fundamental Science and Engineering, Waseda University
著者所属(英)
en
Grad. of Fundamental Science and Engineering, Waseda University
著者名 川村, 一志 柳澤, 政生 戸川, 望

× 川村, 一志 柳澤, 政生 戸川, 望

川村, 一志
柳澤, 政生
戸川, 望

Search repository
著者名(英) Kazushi, Kawamura Masao, Yanagisawa Nozomu, Togawa

× Kazushi, Kawamura Masao, Yanagisawa Nozomu, Togawa

en Kazushi, Kawamura
Masao, Yanagisawa
Nozomu, Togawa

Search repository
論文抄録
内容記述タイプ Other
内容記述 半導体の微細化技術向上に伴い, IC チップ内部の発熱,特にホットスポットと呼ばれる局所的に温度の高い空間が問題となっている一方,微細化技術向上に伴ってゲート遅延より配線遅延が支配的となったため,高位合成段階で配線遅延を考慮する必要が生じている.これら双方の問題に対処するため,配線遅延を考慮した設計が可能な RDR アーキテクチャを対象に,温度特性を考慮した高位合成手法が提案された.本論文では,従来手法における島内消費電力量の見積もり式を改良し,島内消費電力量見積もりにもとづく温度特性を考慮した RDR アーキテクチャ向け高位合成手法を提案する RDR アーキテクチャはチップ内部を同じ面積の島に分割するため,提案手法では演算の実行回数に注目して島間の消費電力量を均一化し,ホットスポットの温度を削減する.さらに,レジスタやマルチプレクサがチップ内部の発熱に与える影響を見積もり, RDR アーキテクチャ上の空き領域に新たな演算器を配置することで,ホットスポットの温度最小化を図る.計算機実験により,提案手法は従来手法と比較して最大 15.51% ホットスポットの温度を削減できることを確認した.
論文抄録(英)
内容記述タイプ Other
内容記述 With process technology scaling, heat problems in IC chips as well as increasing the average interconnection delays are becoming serious issues. Recently, we have proposed a binding and allocation algorithm for regular-distributed-register architectures (RDR architectures) with the objective of minimizing the peak temperature. In this paper, we propose an improved thermal-aware high-level synthesis algorithm for RDR architectures. The RDR architecture divides the entire chip into islands regularly. Firstly, our algorithm balances the energy consumption among islands through re-binding to functional units. Secondly, it accurately estimates the energy consumption in each island and minimizes the maximum energy consumption among islands through re-allocating new additional functional units. Experimental results demonstrate that our algorithm reduces the peak temperature by up to 15.42% compared with the conventional approaches.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA11451459
書誌情報 研究報告システムLSI設計技術(SLDM)

巻 2012-SLDM-158, 号 3, p. 1-6, 発行日 2012-11-19
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-21 17:29:25.363130
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3