WEKO3
アイテム
組込み向けCPU仮想化技術対応ハイパーバイザの設計
https://ipsj.ixsq.nii.ac.jp/records/86012
https://ipsj.ixsq.nii.ac.jp/records/8601277995d2b-162a-4649-8f00-681b25241b0e
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2012 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Symposium(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2012-10-10 | |||||||
タイトル | ||||||||
タイトル | 組込み向けCPU仮想化技術対応ハイパーバイザの設計 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A Design of Hypervisor Using Virtualization Technology for Embedded CPU architecture | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 組込みプロセッサ・仮想化 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||||
資源タイプ | conference paper | |||||||
著者所属 | ||||||||
三菱電機株式会社 | ||||||||
著者所属 | ||||||||
三菱電機株式会社 | ||||||||
著者所属 | ||||||||
三菱電機株式会社 | ||||||||
著者所属 | ||||||||
ルネサスエレクトロニクス株式会社 | ||||||||
著者所属 | ||||||||
ルネサスエレクトロニクス株式会社 | ||||||||
著者所属 | ||||||||
ルネサスエレクトロニクス株式会社 | ||||||||
著者所属 | ||||||||
株式会社ルネサスソリューションズ | ||||||||
著者所属 | ||||||||
ルネサスエレクトロニクス株式会社 | ||||||||
著者所属 | ||||||||
ルネサスエレクトロニクス株式会社 | ||||||||
著者所属 | ||||||||
ルネサスエレクトロニクス株式会社 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Mitsubishi Electric Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Mitsubishi Electric Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Mitsubishi Electric Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Electronics Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Electronics Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Electronics Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Solutions Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Electronics Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Electronics Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Electronics Corporation | ||||||||
著者名 |
茂田井, 寛隆
山本, 整
落合, 真一
安達, 浩次
鈴木, 均
城倉, 梨香
福井, 昭也
小川, 敏行
田原, 康宏
奥村, 直人
× 茂田井, 寛隆 山本, 整 落合, 真一 安達, 浩次 鈴木, 均 城倉, 梨香 福井, 昭也 小川, 敏行 田原, 康宏 奥村, 直人
|
|||||||
著者名(英) |
Hirotaka, Motai
Hitoshi, Yamamoto
Shinichi, Ochiai
Koji, Adachi
Hitoshi, Suzuki
Rika, Joukura
Akiya, Fukui
Toshiyuki, Ogawa
Yasuhiro, Tawara
Naoto, Okumura
× Hirotaka, Motai Hitoshi, Yamamoto Shinichi, Ochiai Koji, Adachi Hitoshi, Suzuki Rika, Joukura Akiya, Fukui Toshiyuki, Ogawa Yasuhiro, Tawara Naoto, Okumura
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 産業機器や車載システムなどのリアルタイム制御が重視される分野では,複数のコントローラを用いて制御処理を実現してきた.これに対し,複数の制御処理を1つの CPU で実行するための CPU 仮想化技術を開発している.本論文では,上記 CPU 仮想化技術であるハードウェアマルチスレッド (クロックレベルでの切替え実行) および仮想マシン (ハードウェアリソースの分割占有) と,それら特徴を活かすハイパーバイザの設計内容を述べる.本ハイパーバイザは,ハイパーバイザ機能をハードウェアマルチスレッドにて動作させることに特長がある.本特長により,ハイパーバイザ機能実行中でも他の OS は継続動作できるため,従来課題であったハイパーバイザ動作による OS のリアルタイム性への影響を抑えることができると考える. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | A virtualization technology have been developed for embedded CPU architecture that allocates CPU time and system resources for independent processes in a control system. This technology dramatically reduces process interference and facilitates high-speed execution of diverse tasks. We have designed a hypervisor with such technology. The new hypervisor has a special feature that run several hypervisor functions only on a hardware thread, in order to eliminate the influence by the hypervisor execution. | |||||||
書誌情報 |
組込みシステムシンポジウム2012論文集 巻 2012, p. 95-100, 発行日 2012-10-10 |
|||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |