@inproceedings{oai:ipsj.ixsq.nii.ac.jp:00086012, author = {茂田井, 寛隆 and 山本, 整 and 落合, 真一 and 安達, 浩次 and 鈴木, 均 and 城倉, 梨香 and 福井, 昭也 and 小川, 敏行 and 田原, 康宏 and 奥村, 直人 and Hirotaka, Motai and Hitoshi, Yamamoto and Shinichi, Ochiai and Koji, Adachi and Hitoshi, Suzuki and Rika, Joukura and Akiya, Fukui and Toshiyuki, Ogawa and Yasuhiro, Tawara and Naoto, Okumura}, book = {組込みシステムシンポジウム2012論文集}, month = {Oct}, note = {産業機器や車載システムなどのリアルタイム制御が重視される分野では,複数のコントローラを用いて制御処理を実現してきた.これに対し,複数の制御処理を1つの CPU で実行するための CPU 仮想化技術を開発している.本論文では,上記 CPU 仮想化技術であるハードウェアマルチスレッド (クロックレベルでの切替え実行) および仮想マシン (ハードウェアリソースの分割占有) と,それら特徴を活かすハイパーバイザの設計内容を述べる.本ハイパーバイザは,ハイパーバイザ機能をハードウェアマルチスレッドにて動作させることに特長がある.本特長により,ハイパーバイザ機能実行中でも他の OS は継続動作できるため,従来課題であったハイパーバイザ動作による OS のリアルタイム性への影響を抑えることができると考える., A virtualization technology have been developed for embedded CPU architecture that allocates CPU time and system resources for independent processes in a control system. This technology dramatically reduces process interference and facilitates high-speed execution of diverse tasks. We have designed a hypervisor with such technology. The new hypervisor has a special feature that run several hypervisor functions only on a hardware thread, in order to eliminate the influence by the hypervisor execution.}, pages = {95--100}, publisher = {情報処理学会}, title = {組込み向けCPU仮想化技術対応ハイパーバイザの設計}, volume = {2012}, year = {2012} }