WEKO3
アイテム
1600万計算コア超メニーコアアーキテクチャのシミュレーション
https://ipsj.ixsq.nii.ac.jp/records/83258
https://ipsj.ixsq.nii.ac.jp/records/83258aec6bb22-1424-4f22-b524-57d6870d0188
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2012 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2012-07-25 | |||||||
タイトル | ||||||||
タイトル | 1600万計算コア超メニーコアアーキテクチャのシミュレーション | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Simulation of a Many-Core Architecture with 16 Million Processing Cores | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | アーキテクチャ評価 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
東京大学 | ||||||||
著者所属 | ||||||||
東京大学 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
The University of Tokyo | ||||||||
著者所属(英) | ||||||||
en | ||||||||
The University of Tokyo | ||||||||
著者名 |
泊, 久信
× 泊, 久信
|
|||||||
著者名(英) |
Hisanobu, Tomari
× Hisanobu, Tomari
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 8080 と SH-2 プロセッサを用い、メニーコアアーキテクチャで評価した。メニーコアでは、複雑なプロセッサコアを用いると搭載できるコア数が少なくなってしまうため、従来のプロセッサより小型のコアが用いられることがある。コア数を最大化するため単純化されたコアを用いると、コアあたりの性能が下がるため、コア数とコアあたりの性能を勘案して、性能の総和が大きくなるような設計にする必要がある。もっとも単純なプロセッサの一つである 8080 と、パイプライン動作をするが小型の実装が可能な SH-2 を用い、メニーコアアーキテクチャに当てはめて性能を評価することで、超メニーコア時代に最適なプロセッサコアのバランスを調べた。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 8080 and SH-2 processors are evaluated as building blocks for a many-core architecture.In many-core architecture processor core designs simpler than conventional ones are often used because the number of processing elements that are integrated on a chip is limited by the size of the processor core.A many-core system design intends to maximize the throughput of instruction execution through the balance between the number of processor cores and the performance of a processor core.We put the 8080,which is one of the simplest processors,and the SH-2 pipelined processor in our many-core design to examine the optimal balance of simplicity and performance for the processor core in many-core designs. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
研究報告計算機アーキテクチャ(ARC) 巻 2012-ARC-201, 号 6, p. 1-7, 発行日 2012-07-25 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |