ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システムとLSIの設計技術(SLDM)
  3. 1997
  4. 50(1997-SLDM-084)

多電源を用いた低消費電力化設計手法のメディア・プロセッサーへの適用

https://ipsj.ixsq.nii.ac.jp/records/27803
https://ipsj.ixsq.nii.ac.jp/records/27803
67b3fdc5-bd63-432f-b111-812dcceda8a6
名前 / ファイル ライセンス アクション
IPSJ-SLDM97084003.pdf IPSJ-SLDM97084003.pdf (581.0 kB)
Copyright (c) 1997 by the Information Processing Society of Japan
オープンアクセス
Item type SIG Technical Reports(1)
公開日 1997-05-23
タイトル
タイトル 多電源を用いた低消費電力化設計手法のメディア・プロセッサーへの適用
タイトル
言語 en
タイトル Automated Low - power Technique Exploiting Multiple Supply Voltages Applied to a Media Processor
言語
言語 jpn
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属
(株)東芝 半導体システム技術センター
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者所属(英)
en
Semiconductor System Engineering Center, TOSHIBA Corporation
著者名 石川, 貴史 宇佐美, 公良 野上, 一孝 五十嵐, 睦典 南, 文裕 川崎, 幸雄 金沢, 正博 青木, 孝哲 高野, みどり 水野, 千春 市田, 真琴 園田, 慎次 高橋, 誠 畑中, 直行

× 石川, 貴史 宇佐美, 公良 野上, 一孝 五十嵐, 睦典 南, 文裕 川崎, 幸雄 金沢, 正博 青木, 孝哲 高野, みどり 水野, 千春 市田, 真琴 園田, 慎次 高橋, 誠 畑中, 直行

石川, 貴史
宇佐美, 公良
野上, 一孝
五十嵐, 睦典
南, 文裕
川崎, 幸雄
金沢, 正博
青木, 孝哲
高野, みどり
水野, 千春
市田, 真琴
園田, 慎次
高橋, 誠
畑中, 直行

Search repository
著者名(英) Takashi, Ishikawa Kimiyoshi, Usami Kazutaka, Nogami Mutsunori, Igarashi Fumihiro, Minami Yukio, Kawasaki Masahiro, Kanazawa Takahiro, Aoki Midori, Takano Chiharu, Mizuno Makoto, Ichida Shinji, Sonoda Makoto, Takahashi Naoyuki, Hatanaka

× Takashi, Ishikawa Kimiyoshi, Usami Kazutaka, Nogami Mutsunori, Igarashi Fumihiro, Minami Yukio, Kawasaki Masahiro, Kanazawa Takahiro, Aoki Midori, Takano Chiharu, Mizuno Makoto, Ichida Shinji, Sonoda Makoto, Takahashi Naoyuki, Hatanaka

en Takashi, Ishikawa
Kimiyoshi, Usami
Kazutaka, Nogami
Mutsunori, Igarashi
Fumihiro, Minami
Yukio, Kawasaki
Masahiro, Kanazawa
Takahiro, Aoki
Midori, Takano
Chiharu, Mizuno
Makoto, Ichida
Shinji, Sonoda
Makoto, Takahashi
Naoyuki, Hatanaka

Search repository
論文抄録
内容記述タイプ Other
内容記述 2種類の電源電圧を併用する事により、論理回路の消費電力を削減する、設計自動化技術を紹介する。この技術は、2電源化処理及び、配置・配線処理で構成される。2電源化処理では、回路からタイミングに余裕が残っている(即ちクリティカルではない)部分を抽出し、この部分のセルの電源電圧を、標準よりも低い電圧に変更する。一方配置・配線処理では、レイアウトのロウ毎に電源電圧を割り振り、前述の2電源化処理により、電源電圧の低下を決定されたセル群を、低い電圧を供給するロウに、それ以外のセル群を標準電圧を供給するロウに、各々配置する。これにより、面積のオーバーヘッドを最小限に抑えつつ、2種類の電源電圧が混在できる。これらの技術を共に、メディア・プロセッサのランダム・ロジック部に適用した処、面積は15%増加したが、性能を維持したまま、消費電力を平均47%削減する結果が得られた。
論文抄録(英)
内容記述タイプ Other
内容記述 This paper describes an automated design technique to reduce power by making use of two supply voltages. The technique consists of structure synthesis, placement and routing. The structure synthesizer clusters the gates off the critical paths so as to supply the reduced voltage to save power. The placement and routing tool assigns either the reduced voltage or the unreduced one to each row so as to minimize the area overhead. Combining these techniques together, we applied it to the random logic modules of a media processor chip. The combined technique reduced the power by 47% on average with an area overhead of 15% at the random logic, while keeping the performance.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA11451459
書誌情報 情報処理学会研究報告システムLSI設計技術(SLDM)

巻 1997, 号 50(1997-SLDM-084), p. 17-22, 発行日 1997-05-23
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-22 18:21:28.442946
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3