WEKO3
アイテム
リコンフィギャラブルプロセッサDRP上でのエッジ近傍合成機能付きαブレンダの実装
https://ipsj.ixsq.nii.ac.jp/records/27331
https://ipsj.ixsq.nii.ac.jp/records/27331bae44981-6a77-48c4-8ef1-c9804fe2a020
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
Copyright (c) 2004 by the Information Processing Society of Japan
|
|
| オープンアクセス | ||
| Item type | SIG Technical Reports(1) | |||||||
|---|---|---|---|---|---|---|---|---|
| 公開日 | 2004-01-22 | |||||||
| タイトル | ||||||||
| タイトル | リコンフィギャラブルプロセッサDRP上でのエッジ近傍合成機能付きαブレンダの実装 | |||||||
| タイトル | ||||||||
| 言語 | en | |||||||
| タイトル | Implementation of Anti-aliasing Alpha Blender on the Reconfigurable Processor DRP | |||||||
| 言語 | ||||||||
| 言語 | jpn | |||||||
| 資源タイプ | ||||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
| 資源タイプ | technical report | |||||||
| 著者所属 | ||||||||
| 慶応義塾大学大学院理工学研究科 | ||||||||
| 著者所属 | ||||||||
| 慶応義塾大学大学院理工学研究科 | ||||||||
| 著者所属 | ||||||||
| 慶応義塾大学大学院理工学研究科 | ||||||||
| 著者所属 | ||||||||
| NECエレクトロニクス株式会社 | ||||||||
| 著者所属 | ||||||||
| NECマルチメディア研究所 | ||||||||
| 著者所属 | ||||||||
| 慶応義塾大学大学院理工学研究科 | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Graduate School of Science and Technology, Keio University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Graduate School of Science and Technology, Keio University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Graduate School of Science and Technology, Keio University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| NEC Electronics Corporation | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| NEC Multimedia Research Laboratories | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Graduate School of Science and Technology, Keio University | ||||||||
| 著者名 |
鈴木, 正康
山田, 裕
出口, 勝昭
安生健一郎
粟島, 亨
天野, 英晴
× 鈴木, 正康 山田, 裕 出口, 勝昭 安生健一郎 粟島, 亨 天野, 英晴
|
|||||||
| 著者名(英) |
Masayasu, Suzuki
Yutaka, Yamada
Katsuaki, Deguchi
Kenichiro, Anjo
Toru, Awashima
Hideharu, Amano
× Masayasu, Suzuki Yutaka, Yamada Katsuaki, Deguchi Kenichiro, Anjo Toru, Awashima Hideharu, Amano
|
|||||||
| 論文抄録 | ||||||||
| 内容記述タイプ | Other | |||||||
| 内容記述 | NECエレクトロニクスが開発したDynamically Reconfigurable Processor (DRP)は、粗粒度のリコンフィギャラブルプロセッサで、内部に持つ16のデータパスの構成情報を切替えることによって、様々な処理を実現する。本稿では、リコンフィギャラブルプロセッサDRP上でのエッジ近傍合成機能付きαブレンダの設計事例を紹介し、DRPの処理能力を検証するため、Pentium 4、Athlon XP、DSP(TI C6713)などのアーキテクチャと比較した。その結果、並列処理の効果的な利用により,エッジ近傍合成機能付きαブレンダを実行した場合、DRPはPentium 4、Athlon XPの3倍、DSPの17倍の処理性能を達成することができた。 | |||||||
| 論文抄録(英) | ||||||||
| 内容記述タイプ | Other | |||||||
| 内容記述 | Dynamically Reconfigurable Processor (DRP) developed by NEC Electronics is a coarse grain reconfigurable processor that selects a data path from the on-chip repository of sixteen circuit configurations, or contexts, to implement different logic on one single DRP chip. This paper describes our implementation of an alpha blender with anti-aliasing capabilities on the DRP. Comparison with various architectures including Pentium 4, Athlon XP, and DSPs (TI C6713) are done to evaluate the potentials of the DRP. Our results show that the DRP outperforms Pentium 4 and Athlon XP by three times, and DSP by seventeen times when compared against the implementation of anti-aliasing alpha blender. | |||||||
| 書誌レコードID | ||||||||
| 収録物識別子タイプ | NCID | |||||||
| 収録物識別子 | AA11451459 | |||||||
| 書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 2004, 号 5(2003-SLDM-113), p. 35-40, 発行日 2004-01-22 |
|||||||
| Notice | ||||||||
| SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
| 出版者 | ||||||||
| 言語 | ja | |||||||
| 出版者 | 情報処理学会 | |||||||