WEKO3
アイテム
非対称な信号遷移を用いた高速論理回路方式
https://ipsj.ixsq.nii.ac.jp/records/27227
https://ipsj.ixsq.nii.ac.jp/records/2722778f809de-0ac7-4356-a492-f95eadb2519a
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2004 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2004-12-01 | |||||||
タイトル | ||||||||
タイトル | 非対称な信号遷移を用いた高速論理回路方式 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | High - Speed Logic Circuit Technology with Asymmetric Slope Transition | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
神戸大学大学院自然科学研究科 | ||||||||
著者所属 | ||||||||
神戸大学工学部情報知能工学科 | ||||||||
著者所属 | ||||||||
神戸大学工学部情報知能工学科 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Science and Technology, Kobe University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer and Systems Engineering, Kobe University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer and Systems Engineering, Kobe University | ||||||||
著者名 |
森本, 薫夫
永田, 真
瀧, 和男
× 森本, 薫夫 永田, 真 瀧, 和男
|
|||||||
著者名(英) |
Masao, Morimoto
Makoto, Nagata
Kazuo, Taki
× Masao, Morimoto Makoto, Nagata Kazuo, Taki
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | ASDDL (Asymmetric Slope Differential Dynamic Logic)とASD-CMOS(Asymmetric Slope Differential CMOS)は信号の立上り遷移と立下り遷移に要する時間を意図的に非対称とすることで高速化を図った二線式論理回路である.ASDDLはダイナミック回路,ASD-CMOSはスタティック回路であり,クロック信号を用いずに回路のプリチャージを制御するため,従来のダイナミック回路よりも小面積,低消費電力を実現できる.0.18-μmプロセスによるシミュレーション結果では,ASDDLとASD-CMOS乗算器の遅延時間はそれぞれ1.82nsec,1.78nsecであり,CMOSよりも高速動作が可能なダイナミック回路であるDCVS?DOMINOに比べて96%,94%であった.また,面積はDCVS-DOMINOの92%,97%となり,それにより消費電力はそれぞれ20%,2%削減した.さらに0.13-μmプロセスで試作したテストチップでは,電源電圧1.2VでのASD-CMOS乗算器の遅延時間は1.57nsecであり,正常な動作を確認することができた. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Differential logic circuits with asymmetric signal transition surpass the highest speed that conventional CMOS logic circuits can achieve, resulting from deeply shortened rise time along with reasonably slowed fall time. ASD-CMOS (Asymmetric Slope Differential CMOS) is a static logic and ASDDL (Asymmetric Slope Differential Dynamic Logic) is a dynamic logic without per-gate synchronous clock signal, each of which needs two-phase operationas well as differential signaling. ASDDL/ASD-CMOS achieves smaller area and lower power than conventional dynamic circuits. ASDDL and ASD-CMOS 16-bit multipliers in a 0.18-μm CMOS technology demonstrates 1.82 nsec and 1.78 nsec, which corresponds to 96% and 94% of DCVS-DOMINO, respectively. The area was 92% and 97% of that in DCVS-DOMINO implementation, and the power consumption reduces to 20% and 2%, respectively. A prototype ASD-CMOS 16-bit multiplier with built-in test circuitry fabricated in a 0.13-μm CMOS technology operates with the delay time of 1.57 nsec at 1.2V. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 2004, 号 122(2004-SLDM-117), p. 25-30, 発行日 2004-12-01 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |