WEKO3
-
RootNode
アイテム
80286をプロセッサエレメントとするメモリ共有型並列処理システムの開発 HYPHEN B - 16のアーキテクチャについて
https://ipsj.ixsq.nii.ac.jp/records/24833
https://ipsj.ixsq.nii.ac.jp/records/248334f069bcc-6604-4fc6-a5dd-14dd03dc96d3
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1987 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1987-12-01 | |||||||
タイトル | ||||||||
タイトル | 80286をプロセッサエレメントとするメモリ共有型並列処理システムの開発 HYPHEN B - 16のアーキテクチャについて | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Development of a Highly Parallel Processing Computer System by using the i80286 Processors The HYPHEN B - 16 System Architecture | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
九州工業大学・工学部 | ||||||||
著者所属 | ||||||||
九州工業大学・工学部 | ||||||||
著者所属 | ||||||||
九州工業大学・工学部 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Faculty of Engineering, Kyushu Institute of Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Faculty of Engineering, Kyushu Institute of Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Faculty of Engineering, Kyushu Institute of Technology | ||||||||
著者名 |
大島龍博
都志見, 圭一
有田, 五次郎
× 大島龍博 都志見, 圭一 有田, 五次郎
|
|||||||
著者名(英) |
Tatsuhiro, Ohshima
Keiichi, Tsushimi
Itsujiro, Arita
× Tatsuhiro, Ohshima Keiichi, Tsushimi Itsujiro, Arita
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 本報告では,80286のメモリ管理機能を用いて物理アドレス空間を二次元に拡張したメモリ共有型並列処理システムとその分散OSについて述べる.80286には,OSを支援するためのメモリ管理,タスク管理,保護機構等の極めて強力な機能がハードウェア・レベルでサポートされている.ここでは仮想記憶管理機能に着目し,従来二次記憶中に存在していた,あふれたメモリ空間を別プロセッサ上のメモリ空間にマッピングすることにより,メモリ共有型並列処理システムを実現する.また,各プロセッサ・モジュール上に同一のカーネルおよびローカルOSを配置することによって二次元物理空間を意識しないプログラミングが可能となったことを示す. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | The highly parallel processing computer system (HPPCS), wherein the physical address space is extended into two dimensions by using the memory management of the i80286 processor, and its distributed operating system are discussed here. The i80286 has built-in memory protection that supports operating system and task isolation as well as program and data privacy within tasks. In this report, the attention is mainly focused on the virtual memory management of the i80286 and the HPPCS is then realized as follows. That is, the overflow from the physical memory, which used to be assigned to the secondary memory, is mapped onto the memory space of each processor. Furthermore, each processor, which we call a processor module, has identical kernel and local operating system. Thus, one can write program easily without paying attention to the structure of the two dimensional physical address space available. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 1987, 号 86(1987-ARC-047), p. 1-8, 発行日 1987-12-01 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |