ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システムとLSIの設計技術(SLDM)
  3. 2024
  4. 2024-SLDM-207

高次元用ベイズ最適化を用いた アナログ回路のサイジング性能比較

https://ipsj.ixsq.nii.ac.jp/records/240502
https://ipsj.ixsq.nii.ac.jp/records/240502
06f885d9-23c0-47c9-98ac-d7759c1fe93b
名前 / ファイル ライセンス アクション
IPSJ-SLDM24207020.pdf IPSJ-SLDM24207020.pdf (1.2 MB)
Copyright (c) 2024 by the Institute of Electronics, Information and Communication Engineers This SIG report is only available to those in membership of the SIG.
SLDM:会員:¥0, DLIB:会員:¥0
Item type SIG Technical Reports(1)
公開日 2024-11-05
タイトル
タイトル 高次元用ベイズ最適化を用いた アナログ回路のサイジング性能比較
タイトル
言語 en
タイトル Comparison of Analog Circuit Sizing Performance in Bayesian Optimization using Algorithms for Higher Dimensions
言語
言語 jpn
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
京都工芸繊維大学
著者所属
群馬大学
著者所属
京都工芸繊維大学
著者所属
京都工芸繊維大学
著者所属(英)
en
Kyoto Institute of Technology
著者所属(英)
en
Gunma University
著者所属(英)
en
Kyoto Institute of Technology
著者所属(英)
en
Kyoto Institute of Technology
著者名 高木, 遼

× 高木, 遼

高木, 遼

Search repository
増渕, 剛

× 増渕, 剛

増渕, 剛

Search repository
森口, 悠斗

× 森口, 悠斗

森口, 悠斗

Search repository
高井, 伸和

× 高井, 伸和

高井, 伸和

Search repository
著者名(英) Ryo, Takagi

× Ryo, Takagi

en Ryo, Takagi

Search repository
Tsuyoshi, Masubuchi

× Tsuyoshi, Masubuchi

en Tsuyoshi, Masubuchi

Search repository
Yuto, Moriguchi

× Yuto, Moriguchi

en Yuto, Moriguchi

Search repository
Nobukazu, Takai

× Nobukazu, Takai

en Nobukazu, Takai

Search repository
論文抄録
内容記述タイプ Other
内容記述 本研究では,アナログ回路のサイジングにおけるベイズ最適化手法の適用について,回路の次元数に応じたアルゴリズム選択が重要であることに着目した.特に高次元のサイジングでは,従来のベイズ最適化(Standard BO)の性能低下が課題であり,高次元用ベイズ最適化手法が注目されているが,低次元回路での有効性は十分に検証されていない.本研究では,低次元と高次元の 2 種類の回路で Standard BO,TuRBO,SAASBO を比較した.結果,低次元では Standard BO,TuRBO が良好な性能を示し,Standard BO に対して TuRBO はシミュレーション回数を 26% 削減したが,SAASBO では 14% 増加した.高次元では,TuRBO が 17%,SAASBO が 60% の削減を達成し,特に SAASBO が高次元で高性能を示した.これにより次元数に応じた手法の選択が重要であることが明らかとなった.
論文抄録(英)
内容記述タイプ Other
内容記述 This study focuses on the importance of selecting the appropriate Bayesian optimization algorithm for analog circuit design based on the number of dimensions. In high-dimensional circuit design, the performance of standard Bayesian optimization (Standard BO) decreases, making high-dimensional methods more important. However, their effectiveness in low-dimensional circuits has not been fully tested. In this study, we compared Standard BO, TuRBO, and SAASBO on two types of circuits: low-dimensional and high-dimensional. Results showed that in low-dimensional circuits, Standard BO performed well, and TuRBO reduced simulation counts by 26%, while SAASBO increased them by 14%. In high-dimensional circuits, TuRBO reduced simulations by 17%, and SAASBO by 60%, showing excellent performance for high-dimensional problems. Thus, selecting the right algorithm based on dimensionality is crucial.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA11451459
書誌情報 研究報告システムとLSIの設計技術(SLDM)

巻 2024-SLDM-207, 号 20, p. 1-5, 発行日 2024-11-05
ISSN
収録物識別子タイプ ISSN
収録物識別子 2188-8639
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-19 07:57:34.047501
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3