ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. シンポジウム
  2. シンポジウムシリーズ
  3. DAシンポジウム
  4. 2024

eFPGA IP向け論理セルを対象としたテクノロジマッピングの提案と評価

https://ipsj.ixsq.nii.ac.jp/records/238269
https://ipsj.ixsq.nii.ac.jp/records/238269
7879d1fc-17cc-4767-a6c5-3e8bb7dbeb01
名前 / ファイル ライセンス アクション
IPSJ-DAS2024045.pdf IPSJ-DAS2024045.pdf (1.5 MB)
 2026年8月21日からダウンロード可能です。
Copyright (c) 2024 by the Information Processing Society of Japan
非会員:¥660, IPSJ:学会員:¥330, SLDM:会員:¥0, DLIB:会員:¥0
Item type Symposium(1)
公開日 2024-08-21
タイトル
タイトル eFPGA IP向け論理セルを対象としたテクノロジマッピングの提案と評価
タイトル
言語 en
タイトル Preliminary proposal and evaluation of technology mapping for a logic cell architecture for eFPGA IP
言語
言語 jpn
キーワード
主題Scheme Other
主題 回路設計
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_5794
資源タイプ conference paper
著者所属
熊本大学半導体・デジタル研究教育機構
著者所属
熊本大学大学院自然科学教育部
著者所属
熊本大学大学院自然科学教育部
著者所属
熊本大学半導体・デジタル研究教育機構
著者名 瀬戸, 謙修

× 瀬戸, 謙修

瀬戸, 謙修

Search repository
岩崎, 凌大

× 岩崎, 凌大

岩崎, 凌大

Search repository
佐々木, 龍也

× 佐々木, 龍也

佐々木, 龍也

Search repository
飯田, 全広

× 飯田, 全広

飯田, 全広

Search repository
著者名(英) Kenshu, Seto

× Kenshu, Seto

en Kenshu, Seto

Search repository
Ryo, Iwasaki

× Ryo, Iwasaki

en Ryo, Iwasaki

Search repository
Tatsuya, Sasaki

× Tatsuya, Sasaki

en Tatsuya, Sasaki

Search repository
Masahiro, Iida

× Masahiro, Iida

en Masahiro, Iida

Search repository
論文抄録
内容記述タイプ Other
内容記述 eFPGA IP 用に新規に提案された論理セルアーキテクチャは,LUT と比べて論理セル内の構成メモリを大幅に減らすことができ,複数出力を容易に取り出せる特徴を持つ.その新規論理セルの構成メモリ削減効果を実際の回路で確認するため,論理セル数を最小化するテクノロジマッピングを提案し,評価した.新規論理セルが 1 出力の場合,Yosys/ABC のテクノロジマッピングを活用する.ベンチマーク回路による評価の結果,新規論理セルが 1 出力の場合,LUT と比べて,構成メモリをほぼ半減できた.また,新規論理セルが複数出力を持つ場合に対応するため,グラフマッチングベースのプロトタイプ版テクノロジマッピングツールを開発した.
論文抄録(英)
内容記述タイプ Other
内容記述 The newly proposed logic cell architecture for eFPGA IP significantly reduces the configuration memory within the logic cell compared to LUTs and provides multiple outputs with little overhead. To demonstrate the reduction of the configuration memory by the new logic cell, a technology mapping that minimizes the number of the logic cells is proposed and evaluated. For single-output new logic cells, we propose a technology mapping utilizing existing logic synthesis tool Yosys/ABC. Evaluation using benchmark circuits confirmed that for single-output new logic cells, configuration memory is reduced by half compared to LUTs. For multi-output new logic cells, we developed a prototype technology mapping tool based on graph matching.
書誌情報 DAシンポジウム2024論文集

巻 2024, p. 285-291, 発行日 2024-08-21
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-19 08:37:06.398338
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3