Item type |
SIG Technical Reports(1) |
公開日 |
2024-03-14 |
タイトル |
|
|
タイトル |
アクセラレータ・アーキテクチャ探索におけるPPA評価の課題と対策 |
タイトル |
|
|
言語 |
en |
|
タイトル |
PPA performance estimation for accelerator architecture exploration |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
回路・システム設計 |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
富士通株式会社 |
著者所属 |
|
|
|
富士通株式会社 |
著者所属 |
|
|
|
富士通株式会社 |
著者所属 |
|
|
|
富士通株式会社 |
著者所属 |
|
|
|
富士通株式会社 |
著者所属 |
|
|
|
富士通株式会社 |
著者所属(英) |
|
|
|
en |
|
|
Fujitsu Ltd. |
著者所属(英) |
|
|
|
en |
|
|
Fujitsu Ltd. |
著者所属(英) |
|
|
|
en |
|
|
Fujitsu Ltd. |
著者所属(英) |
|
|
|
en |
|
|
Fujitsu Ltd. |
著者所属(英) |
|
|
|
en |
|
|
Fujitsu Ltd. |
著者所属(英) |
|
|
|
en |
|
|
Fujitsu Ltd. |
著者名 |
中村, 洋介
萩原, 汐
伊藤, 真紀子
児玉, 宏喜
濱湊, 真
吉川, 隆英
|
著者名(英) |
Yosuke, Nakamura
Shiho, Hagiwara
Makiko, Ito
Hiroyoshi, Kodama
Makoto, Hamaminato
Takahide, Yoshikawa
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
最先端半導体プロセスで省電力省面積かつ高性能なアクセラレータのアーキテクチャを構築するためには,アプリケーションの性能が出るようにメモリや演算器,データ転送配線などの様々なリソースの最適化を行うだけでなく,冷却能力限界を超えない発熱,電力の制約や,製造歩留まり・コストに直結する面積の制約も同時に考慮する必要がある.さらに使用する演算器マクロセル種の選択も評価結果に大きな影響を与える.本論文では,我々が現在検討を行っているアクセラレータの研究において性能,電力,面積評価を踏まえたアーキテクチャ探索を行うために実施した,(1) オープンソースの半導体プロセスライブラリのトランジスタ実装密度並びに配線密度の妥当性確認,(2) 演算器マクロセルの選択指針を作成するための電力,面積評価の具体例を示す. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
To explore a power-saving, area-saving, and high-performance accelerator architecture using state-of-the-art semiconductor processes, it is critically necessary not only to optimize various resources such as memory, arithmetic units, and data transfer buses to achieve high application performance but also to concurrently consider the heat generation and power constraints which must not exceed the cooling capacity limit, as well as the area constraints that directly connect to the yield and cost. Moreover, selecting the macro-cell type to be used also significantly impacts the performance, power, and area. In this paper, we present our practice of (1) transistor density and wiring density evaluation to validate an open-source semiconductor process library and (2) setting a guideline for selecting the macro cell type of arithmetic unit throughout our research on accelerator architecture. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11451459 |
書誌情報 |
研究報告システムとLSIの設計技術(SLDM)
巻 2024-SLDM-205,
号 30,
p. 1-7,
発行日 2024-03-14
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8639 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |