Item type |
SIG Technical Reports(1) |
公開日 |
2022-03-03 |
タイトル |
|
|
タイトル |
RISC-Vをベースアーキテクチャとする自動メモ化プロセッサの設計 |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
プロセッサ・アーキテクチャ |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
名古屋工業大学 |
著者所属 |
|
|
|
名古屋工業大学 |
著者所属 |
|
|
|
名古屋工業大学 |
著者所属 |
|
|
|
奈良先端科学技術大学院大学 |
著者所属(英) |
|
|
|
en |
|
|
Nagoya Institute of Technology |
著者所属(英) |
|
|
|
en |
|
|
Nagoya Institute of Technology |
著者所属(英) |
|
|
|
en |
|
|
Nagoya Institute of Technology |
著者所属(英) |
|
|
|
en |
|
|
Nara Institute of Science and Technology |
著者名 |
宮川, 晃輔
中原, 博研
津邑, 公暁
中島, 康彦
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
我々は計算再利用に基づいた高速化手法を採用した自動メモ化プロセッサを提案している.自動メモ化プロセッサは再利用対象である関数の実行時に,その関数の入出力を記憶する.その後,同一関数を同一入力により再実行しようとした際に,過去に記憶した出力を再利用することでその実行自体を省略する.これまで我々は,自動メモ化プロセッサのシミュレーションによる評価を行ってきた.しかし,その評価は一部の限定的なアーキテクチャでのシミュレーションにとどまっており,自動メモ化プロセッサの汎用性や実用性を十分に評価できていない可能性がある.そこで,本稿では,オープンかつ標準的な命令セットアーキテクチャとして注目を集めている RISC-V を新たに自動メモ化プロセッサのベースアーキテクチャとして採用し,その実装や評価を通じて自動メモ化プロセッサの汎用的実用性や改良の余地を検討する.RISC-V をベースアーキテクチャとする自動メモ化プロセッサを設計し,評価を行った結果,その実行サイクル数は,自動メモ化機構を実装しない場合と比較して,最大 49.0% 減少,平均 6.2% 増加となった.実行サイクル数の削減に成功した場合が存在したことから,RISC-V をベースアーキテクチャとする自動メモ化プロセッサは,既存の自動メモ化プロセッサと同様に性能向上が期待できることが確認できた. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AN10096105 |
書誌情報 |
研究報告システム・アーキテクチャ(ARC)
巻 2022-ARC-248,
号 2,
p. 1-14,
発行日 2022-03-03
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8574 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |