WEKO3
アイテム
重力多体問題を例とした高位合成ツールの性能比較~SDSoC とVitisの違いについて~
https://ipsj.ixsq.nii.ac.jp/records/214047
https://ipsj.ixsq.nii.ac.jp/records/2140477300ba9d-42bb-4922-973f-88a482339bef
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
Copyright (c) 2021 by the Institute of Electronics, Information and Communication Engineers This SIG report is only available to those in membership of the SIG.
|
|
| SLDM:会員:¥0, DLIB:会員:¥0 | ||
| Item type | SIG Technical Reports(1) | |||||||||
|---|---|---|---|---|---|---|---|---|---|---|
| 公開日 | 2021-11-24 | |||||||||
| タイトル | ||||||||||
| タイトル | 重力多体問題を例とした高位合成ツールの性能比較~SDSoC とVitisの違いについて~ | |||||||||
| 言語 | ||||||||||
| 言語 | jpn | |||||||||
| キーワード | ||||||||||
| 主題Scheme | Other | |||||||||
| 主題 | 高位合成設計 | |||||||||
| 資源タイプ | ||||||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||||
| 資源タイプ | technical report | |||||||||
| 著者所属 | ||||||||||
| 電気通信大学情報理工学研究科 | ||||||||||
| 著者所属 | ||||||||||
| 電気通信大学情報理工学研究科 | ||||||||||
| 著者名 |
村松, 耀生
× 村松, 耀生
× 成見, 哲
|
|||||||||
| 論文抄録 | ||||||||||
| 内容記述タイプ | Other | |||||||||
| 内容記述 | FPGA の設計において開発期間短縮のために高位合成が使われ始めており,ハードウェアで行う処理部分を RTL ではなく C 言語等で記述出来る.更にアプリケーション全体に対し高位合成することでソフトウェアとハードウェアのインターフェイス部分も自動で合成可能である.Xilinx 社の高位合成用 FPGA 設計ツールは SDSoC から Vitis に移行したが機能が追加/削除されるなど最適化手法が変化している.そこで本研究では,重力多体問題を例として同じ C のコードを元に SDSoC と Vitis で機能や生成ハードウェアの性能の違いを比較した.Vitis は自動でパイプライン化したり通信ハードウェアが高速であったが,計算速度は SDSoC に劣っていた. | |||||||||
| 書誌レコードID | ||||||||||
| 収録物識別子タイプ | NCID | |||||||||
| 収録物識別子 | AA11451459 | |||||||||
| 書誌情報 |
研究報告システムとLSIの設計技術(SLDM) 巻 2021-SLDM-196, 号 32, p. 1-5, 発行日 2021-11-24 |
|||||||||
| ISSN | ||||||||||
| 収録物識別子タイプ | ISSN | |||||||||
| 収録物識別子 | 2188-8639 | |||||||||
| Notice | ||||||||||
| SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||||
| 出版者 | ||||||||||
| 言語 | ja | |||||||||
| 出版者 | 情報処理学会 | |||||||||