| Item type |
SIG Technical Reports(1) |
| 公開日 |
2021-03-18 |
| タイトル |
|
|
タイトル |
レジスタ転送レベルにおけるアンチSATに基づく論理暗号化法 |
| タイトル |
|
|
言語 |
en |
|
タイトル |
A Logic Locking Method Based on Anti-SAT at Register Transfer Level |
| 言語 |
|
|
言語 |
jpn |
| キーワード |
|
|
主題Scheme |
Other |
|
主題 |
高信頼化技術 |
| 資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
| 著者所属 |
|
|
|
日本大学 |
| 著者所属 |
|
|
|
日本大学 |
| 著者所属 |
|
|
|
京都産業大学情報理工学部 |
| 著者所属(英) |
|
|
|
en |
|
|
Nihon University |
| 著者所属(英) |
|
|
|
en |
|
|
Nihon University |
| 著者所属(英) |
|
|
|
en |
|
|
Faculty of Information Science and Engineering,Kyoto Sangyo University |
| 著者名 |
辻川, 敦也
細川, 利典
吉村, 正義
|
| 著者名(英) |
Atsuya, Tsujikawa
Toshinori, Hosokawa
Masayoshi, Yoshimura
|
| 論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
近年,大規模化に伴い VLSI を設計会社 1 社のみで設計を行うのが困難になり,IP ベンダより IP コアを購入し必要な部分のみを設計する手法を用いている.一方,IP コアは著作権侵害を容易に行えるという欠点を持つため,論理暗号化を施す必要がある.しかしながら,従来の論理暗号化手法は,SAT 攻撃によって正しい鍵を容易に解読される.SAT 攻撃に耐性のあるアンチ SAT に基づく論理暗号化法が提案されているが,その方法をゲートレベルの論理回路に設計することは困難である.それゆえ,本論文では,レジスタ転送レベルにおいてアンチ SAT に基づく論理暗号化手法を提案する. |
| 書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA12149313 |
| 書誌情報 |
研究報告組込みシステム(EMB)
巻 2021-EMB-56,
号 34,
p. 1-6,
発行日 2021-03-18
|
| ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-868X |
| Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
| 出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |