Item type |
Symposium(1) |
公開日 |
2020-10-19 |
タイトル |
|
|
タイトル |
プロセッサ情報を用いたマルウェア検知機構のFPGA実装のための予備評価 |
タイトル |
|
|
言語 |
en |
|
タイトル |
Preliminary Evaluation for FPGA Implementation of Malware Detection Mechanism Using Processor Information |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
機械学習,IoT,RISC-V,マルウェア検知 |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_5794 |
|
資源タイプ |
conference paper |
著者所属 |
|
|
|
長崎県立大学 |
著者所属 |
|
|
|
長崎県立大学 |
著者所属 |
|
|
|
工学院大学 |
著者所属(英) |
|
|
|
en |
|
|
University of Nagasaki |
著者所属(英) |
|
|
|
en |
|
|
University of Nagasaki |
著者所属(英) |
|
|
|
en |
|
|
Kogakuin University |
著者名 |
出口, 睦樹
加藤, 雅彦
小林, 良太郎
|
著者名(英) |
Mutsuki, Deguchi
Masahiko, Kato
Ryotaro, Kobayashi
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
通信機器に対するセキュリティ対策は、ソフトウェアが主流となっている。しかし、ハードウェア資源が少ないIoT機器ではソフトウェアでの対策は資源を圧迫し、現実的ではない。そこで我々はプロセッサ情報を用いたハードウェアによるマルウェア検知機構を提案し、シミュレーションによって有効性を確認している.本研究では提案機構をFPGA実装するための予備評価をおこなう.従来の提案機構で使用している割り算を用いた実装に加え、割り算を使用しない軽量で高精度な実装もおこなう.最後にFPGA上にRISC-Vコアと提案機構を搭載し、全体のリソース使用量を評価する. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
Software is standard security measures for computers. However, IoT devices has few hardware resources. So, it is unrealistic that software measures put pressure on them. Therefore, we have proposed a hardware malware detection mechanism with processor information and already verified effectiveness by simulation. We perform preliminary evaluation for FPGA implementation of the proposed mechanism. We implement not only the conventional proposed mechanism with division but also light and accurate mechanism without division. We implement RISC-V core and the proposed mechanism on FPGA, evaluate resource utilization. |
書誌情報 |
コンピュータセキュリティシンポジウム2020論文集
p. 404-409,
発行日 2020-10-19
|
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |