| Item type |
SIG Technical Reports(1) |
| 公開日 |
2025-07-28 |
| タイトル |
|
|
言語 |
ja |
|
タイトル |
CXLメモリプール実験システムの初期評価 |
| 言語 |
|
|
言語 |
jpn |
| キーワード |
|
|
主題Scheme |
Other |
|
主題 |
推論 |
| 資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
| 著者所属 |
|
|
|
東京科学大学 |
| 著者所属 |
|
|
|
東京科学大学 |
| 著者所属 |
|
|
|
東京科学大学 |
| 著者所属 |
|
|
|
東京科学大学 |
| 著者所属 |
|
|
|
富士通株式会社 |
| 著者所属 |
|
|
|
富士通株式会社 |
| 著者所属 |
|
|
|
富士通株式会社 |
| 著者所属 |
|
|
|
富士通株式会社 |
| 著者名 |
遠藤,敏夫
坂本,龍一
野村,哲弘
小林,諒平
大辻,弘貴
加藤,純
古藤,明音
三輪,真弘
|
| 論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
HPC・クラウドシステムでは,ノードごとに大容量メモリを固定割り当てするため,導入コストや消費電力の増大が深刻な課題となっている.その解決策の一つとして,Compute Express Link (CXL) 2.0規格に基づくメモリプールシステムが注目されており,それによって複数ノード間でメモリ資源を効率的に共有・柔軟に割り当てるアプローチが可能になる.本研究では,H3社製Falcon C5022モジュールを用いて1TiBのCXLメモリプールを構築し,Intel Granite Rapids CPU搭載サーバ上で実機性能評価を実施した.具体的には,Intel Memory Latency Checker v3.11によるメモリアクセスレイテンシ測定とSTREAMベンチマークによるバンド幅評価を行い,その結果をもとにCXLメモリプール技術の性能特性を定量的に明らかにした.最後に,得られた知見を踏まえ,CXLメモリプールの最適設計や運用に向けた実用的な指針について議論する. |
| 書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AN10463942 |
| 書誌情報 |
研究報告ハイパフォーマンスコンピューティング(HPC)
巻 2025-HPC-200,
号 24,
p. 1-7,
発行日 2025-07-28
|
| ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8841 |
| Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
| 出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |