ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. シンポジウム
  2. シンポジウムシリーズ
  3. DAシンポジウム
  4. 2016

回路トポロジー可変なリングオシレータを用いたプロセス変動量と動作温度の推定手法

https://ipsj.ixsq.nii.ac.jp/records/174549
https://ipsj.ixsq.nii.ac.jp/records/174549
90320335-f33e-471b-bc32-20b07067de20
名前 / ファイル ライセンス アクション
IPSJ-DAS2016033.pdf IPSJ-DAS2016033.pdf (1.1 MB)
Copyright (c) 2016 by the Information Processing Society of Japan
オープンアクセス
Item type Symposium(1)
公開日 2016-09-07
タイトル
タイトル 回路トポロジー可変なリングオシレータを用いたプロセス変動量と動作温度の推定手法
タイトル
言語 en
タイトル A Method of Estimating Process Variation and Chip Temperature Using a Reconfigurable Ring Oscillator
言語
言語 jpn
キーワード
主題Scheme Other
主題 信頼性・ばらつき
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_5794
資源タイプ conference paper
著者所属
京都大学大学院情報学研究科
著者所属
京都大学大学院情報学研究科
著者所属
京都大学大学院情報学研究科
著者名 岸本, 真

× 岸本, 真

岸本, 真

Search repository
石原, 亨

× 石原, 亨

石原, 亨

Search repository
小野寺, 秀俊

× 小野寺, 秀俊

小野寺, 秀俊

Search repository
著者名(英) Tadashi, Kishimoto

× Tadashi, Kishimoto

en Tadashi, Kishimoto

Search repository
Tohru, Ishihara

× Tohru, Ishihara

en Tohru, Ishihara

Search repository
Hidetoshi, Onodera

× Hidetoshi, Onodera

en Hidetoshi, Onodera

Search repository
論文抄録
内容記述タイプ Other
内容記述 本稿では,回路トポロジーを変更可能なリングオシレータを用い,対象回路の動作温度とトランジスタのしきい値電圧変動量を推定する手法を提案する.回路トポロジー可変なリングオシレータはその構成により nMOSFET のしきい値電圧,pMOSFET のしきい値電圧,動作温度に対する発振周波数の感度が異なる.リングオシレータの回路トポロジーごとの発振周波数を計測し,分析することで回路の動作温度とトランジスタのしきい値電圧を推定可能である.商用の CMOS 65nm プロセステクノロジを用いた計算機実験により,提案手法により回路の動作温度とトランジスタのしきい値電圧が分離可能であることを確認した.
論文抄録(英)
内容記述タイプ Other
内容記述 This paper proposes a method for estimating process variation and die temperature using topology-reconfigurable ring oscillator. The frequency of the topology-reconfigurable ring oscillator in each configuration has different sensitivities to the die temperature, the threshold voltage in nMOS and pMOS transistor. Therefore, by analyzing frequencies of the ring oscillator with different configuration, we can estimate the threshold voltage and die temperature. With circuit simulation targeting a commercial 65 nm CMOS process, we confirm that our method accurately estimates the die temperature and the threshold voltage.
書誌情報 DAシンポジウム2016論文集

巻 2016, 号 33, p. 175-180, 発行日 2016-09-07
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-20 06:39:36.493416
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3