ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. シンポジウム
  2. シンポジウムシリーズ
  3. DAシンポジウム
  4. 2016

低電圧・長寿命動作に向けたクリティカルパス・アイソレーション手法

https://ipsj.ixsq.nii.ac.jp/records/174523
https://ipsj.ixsq.nii.ac.jp/records/174523
e4213da4-9901-4696-bf3a-75959e9c0097
名前 / ファイル ライセンス アクション
IPSJ-DAS2016007.pdf IPSJ-DAS2016007.pdf (1.2 MB)
Copyright (c) 2016 by the Information Processing Society of Japan
オープンアクセス
Item type Symposium(1)
公開日 2016-09-07
タイトル
タイトル 低電圧・長寿命動作に向けたクリティカルパス・アイソレーション手法
タイトル
言語 en
タイトル Critical Path Isolation for Time-to-Failure Extension and Lower Voltage Operation
言語
言語 jpn
キーワード
主題Scheme Other
主題 経年劣化
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_5794
資源タイプ conference paper
著者所属
大阪大学大学院情報科学研究科
著者所属
大阪大学大学院情報科学研究科
著者所属
大阪大学大学院情報科学研究科
著者所属(英)
en
Dept. Information Systems Engineering, Graduate School of Information Science and Technology, Osaka University
著者所属(英)
en
Dept. Information Systems Engineering, Graduate School of Information Science and Technology, Osaka University
著者所属(英)
en
Dept. Information Systems Engineering, Graduate School of Information Science and Technology, Osaka University
著者名 増田, 豊

× 増田, 豊

増田, 豊

Search repository
尾上, 孝雄

× 尾上, 孝雄

尾上, 孝雄

Search repository
橋本, 昌宜

× 橋本, 昌宜

橋本, 昌宜

Search repository
著者名(英) Yutaka, Masuda

× Yutaka, Masuda

en Yutaka, Masuda

Search repository
Takao, Onoye

× Takao, Onoye

en Takao, Onoye

Search repository
Masanori, Hashimoto

× Masanori, Hashimoto

en Masanori, Hashimoto

Search repository
論文抄録
内容記述タイプ Other
内容記述 半導体製造プロセスの微細化に伴い,製造ばらつきや経年劣化による回路性能のばらつきが顕在化している.本研究は,性能ばらつきへの対策としてクリティカルパス・アイソレーションに着目する.アイソレーションは,本質的なクリティカルパス以外にスラックを与えて,遅延故障発生率を削減する.本稿では,低電圧・長寿命動作可能なアイソレーション手法を提案する.提案手法は,整数線形計画法を用いて,ゲートの故障率の総和を最大限削減し得る FF 組を選択する.アイソレーションの効果を実験で評価したところ,Vdd の 25%の削減効果を実験的に確認した.同一の動作電圧で動作させた場合,MTTF (平均故障発生時間) を 14 桁以上向上させた.面積オーバヘッドは 1.4%であった.
論文抄録(英)
内容記述タイプ Other
内容記述 Device miniaturization due to technology scaling has made manufacturing variability and aging more significant, and lower supply voltage makes circuits sensitive to dynamic environmental fluctuation. These may shorten the time to failure (TTF) of fabricated chips unexpectedly. This paper focuses on critical path isolation, which increases timing slack of non-intrinsic critical paths and decreases timing error occurrence probability in the circuit, and proposes a design methodology of isolated circuits for TTF extension and/or lower voltage operation. The proposed methodology selects a set of FFs for isolation using ILP so that it maximumly reduces the sum of gate-wise failure probabilities. We evaluated MTTF (Mean Time To Failure) of circuits with/without critical path isolation and examined how much supply voltage could be reduced without MTTF degradation. Evaluation results show that circuits with the proposed critical path isolation achieved 25% supply voltage reduction with 1.4% area overhead. With the same supply voltage, MTTF was improved by 14 orders of magnitude.
書誌情報 DAシンポジウム2016論文集

巻 2016, 号 7, p. 32-37, 発行日 2016-09-07
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-20 06:39:01.882295
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3