WEKO3
アイテム
可変構造型並列計算機のPE間メッセージ通信機構
https://ipsj.ixsq.nii.ac.jp/records/15122
https://ipsj.ixsq.nii.ac.jp/records/15122e86db234-aa87-4cc6-bf72-98ae5d9f79ca
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1989 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Journal(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1989-12-15 | |||||||
タイトル | ||||||||
タイトル | 可変構造型並列計算機のPE間メッセージ通信機構 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Inter - PE Communication Subsystem of the Kyushu University Reconfigurable Parallel Processor | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 特集:並列処理 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||
資源タイプ | journal article | |||||||
その他タイトル | ||||||||
その他のタイトル | ハードウェア | |||||||
著者所属 | ||||||||
九州大学大学院総合理工学研究科情報システム学専攻 | ||||||||
著者所属 | ||||||||
九州大学大学院総合理工学研究科情報システム学専攻 | ||||||||
著者所属 | ||||||||
九州大学大学院総合理工学研究科情報システム学専攻/現在 キヤノン(株) | ||||||||
著者所属 | ||||||||
九州大学大学院総合理工学研究科情報システム学専攻 | ||||||||
著者所属 | ||||||||
九州大学大学院総合理工学研究科情報システム学専攻 | ||||||||
著者所属 | ||||||||
九州大学大学院総合理工学研究科情報システム学専攻/現在 九州工業大学情報工学部 | ||||||||
著者所属 | ||||||||
九州大学大学院総合理工学研究科情報システム学専攻 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Information Systems, Interdisciplinary Graduate Shool of Engineering Sciences, Kyushu University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Information Systems, Interdisciplinary Graduate Shool of Engineering Sciences, Kyushu University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Information Systems, Interdisciplinary Graduate Shool of Engineering Sciences, Kyushu University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Information Systems, Interdisciplinary Graduate Shool of Engineering Sciences, Kyushu University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Information Systems, Interdisciplinary Graduate Shool of Engineering Sciences, Kyushu University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Information Systems, Interdisciplinary Graduate Shool of Engineering Sciences, Kyushu University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Information Systems, Interdisciplinary Graduate Shool of Engineering Sciences, Kyushu University | ||||||||
著者名 |
森, 眞一郎
蒲池, 恒彦
濱口, 一正
村上, 和彰
福田, 晃
末吉, 敏則
富田, 眞治
× 森, 眞一郎 蒲池, 恒彦 濱口, 一正 村上, 和彰 福田, 晃 末吉, 敏則 富田, 眞治
|
|||||||
著者名(英) |
Shin-Ichiro, Mori
Tsunehiko, Kamachi
Kazumasa, Hamaguchi
Kazuaki, Murakami
Akira, Fukuda
Toshinori, Sueyoshi
Shinji, Tomita
× Shin-Ichiro, Mori Tsunehiko, Kamachi Kazumasa, Hamaguchi Kazuaki, Murakami Akira, Fukuda Toshinori, Sueyoshi Shinji, Tomita
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 「可変構造型並列計算機(Reconfigurable Parallel Processor)」と呼ぶ汎用/多目的の高速中規模マルチプロセッサ.システムを開発している.本システムは 128台のプロセッシング・エレメント(PE)を128×128のクロスバー網で相互結合したMIMD型のマルチマイクロプロセッサ・システムである.各PEには マイクロプロセッサおよび浮動小数点演算プロセッサとしてSPARCチップセットを搭載し システム全体の最大性能として1.28GIPSおよび205MFLORSを予定している.また 相互結合網およびメモリにダイナミック・アーキテクチャを適用し プロセッサープロセッサ結合およびプロセッサーメモリ結合に対して任意の結合形態が実現可能である.これにより 本システムは 解くべき問題の構造に合わせて結合形態を柔軟に適応させる適応型並列計算機として機能する.本論文では この相互結合網およびメモリの可変構造化を可能とするPE間メッセージ通信機構について述べる.PE間メッセージ通信機構は クロスバー網および各PEのメッセージ通信ユニット(MCU)から構成され プロセス間メッセージ交換機能およびリモートメモリ・アクセス機能を提供する.システム全体で最大2.13Gバイト/秒のPE間通信バンド幅を提供すると同時に 多様なPE間接続形態を実現可能とする. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN00116647 | |||||||
書誌情報 |
情報処理学会論文誌 巻 30, 号 12, p. 1593-1602, 発行日 1989-12-15 |
|||||||
ISSN | ||||||||
収録物識別子タイプ | ISSN | |||||||
収録物識別子 | 1882-7764 |