ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 論文誌(トランザクション)
  2. コンピューティングシステム(ACS)
  3. Vol.8
  4. No.1

高エネルギー効率ルータバイパス法(EERB)による省電力NoC

https://ipsj.ixsq.nii.ac.jp/records/141558
https://ipsj.ixsq.nii.ac.jp/records/141558
ee82ec2a-1d87-4ca5-9aa5-fe477a4ae965
名前 / ファイル ライセンス アクション
IPSJ-TACS0801004.pdf IPSJ-TACS0801004.pdf (822.3 kB)
Copyright (c) 2015 by the Information Processing Society of Japan
オープンアクセス
Item type Trans(1)
公開日 2015-03-26
タイトル
タイトル 高エネルギー効率ルータバイパス法(EERB)による省電力NoC
タイトル
言語 en
タイトル Reducing Energy Consumption of NoC by Energy Efficient Router Bypassing (EERB)
言語
言語 jpn
キーワード
主題Scheme Other
主題 [相互結合網] network-on-chip,消費電力
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_6501
資源タイプ journal article
著者所属
東京大学大学院情報理工学系研究科
著者所属
東京大学大学院情報理工学系研究科
著者所属(英)
en
Graduate School of Information Science and Technology, The University of Tokyo
著者所属(英)
en
Graduate School of Information Science and Technology, The University of Tokyo
著者名 成子, 貴洋

× 成子, 貴洋

成子, 貴洋

Search repository
平木, 敬

× 平木, 敬

平木, 敬

Search repository
著者名(英) Takahiro, Naruko

× Takahiro, Naruko

en Takahiro, Naruko

Search repository
Kei, Hiraki

× Kei, Hiraki

en Kei, Hiraki

Search repository
論文抄録
内容記述タイプ Other
内容記述 チップあたりのコア数が増加するのにともない,コア間の通信基盤としてチップ上のインターコネクションネットワークであるNetwork-on-Chip(NoC)が用いられている.NoCはバスと比べ高いスループットを提供できるものの,コア数が大きくなるにつれネットワークのサイズが大きくなるため,チップ全体の性能や消費電力に及ぼす影響が大きなものとなっている.ルータバイパス法は,パケットの中間ルータの非同期的な通過を可能にする手法である.この手法を用いることで,ネットワークのレイテンシの削減が可能である.一方で,ルータバイパス法の先行研究では消費電力の削減は得られない.本論文では,高エネルギー効率ルータバイパス法(EERB)を提案する.EERBはルータバイパス法を活用し,性能改善に加え,消費電力の削減を実現する.シミュレーションにより,EERBを用いることで,低レイテンシと低消費電力を同時に実現できることが示された.
論文抄録(英)
内容記述タイプ Other
内容記述 Since the number of cores on a chip has been increasing, processors have on-chip interconnection networks to realize efficient intra-chip communication. These networks are called Network-on-Chip, or NoC. Although NoCs provide abundant throughput, they affect performance and power consumption of a chip because they become bigger in proportion to the core-count. Router bypassing technique is a technique which reduces network latency by enabling flits to skip intermediate routers asynchronously. This technique, however, cannot reduce power consumption. In this work, we propose Energy Efficient Router Bypassing (EERB) that employ router bypassing to reduce power consumption in addition to network latency. Simulation results show that EERB reduces both latency and power consumption of an NoC.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA11833852
書誌情報 情報処理学会論文誌コンピューティングシステム(ACS)

巻 8, 号 1, p. 12-21, 発行日 2015-03-26
ISSN
収録物識別子タイプ ISSN
収録物識別子 1882-7829
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-20 19:20:15.473129
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3