ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング


インデックスリンク

インデックスツリー

  • RootNode

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システム・アーキテクチャ(ARC)
  3. 2013
  4. 2013-ARC-206

高次元トポロジNoCの配線長最小化手法

https://ipsj.ixsq.nii.ac.jp/records/94566
https://ipsj.ixsq.nii.ac.jp/records/94566
0203bdda-f654-47c1-a7b8-57987319c9a2
名前 / ファイル ライセンス アクション
IPSJ-ARC13206012.pdf IPSJ-ARC13206012.pdf (718.6 kB)
Copyright (c) 2013 by the Information Processing Society of Japan
オープンアクセス
Item type SIG Technical Reports(1)
公開日 2013-07-24
タイトル
タイトル 高次元トポロジNoCの配線長最小化手法
言語
言語 jpn
キーワード
主題Scheme Other
主題 通信
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
国立情報学研究所
著者所属
国立情報学研究所/総合研究大学院大学
著者所属(英)
en
National Institute of Informatics
著者所属(英)
en
National Institute of Informatics / The Graduate University for Advanced Studies
著者名 藤原一毅 鯉渕道紘

× 藤原一毅 鯉渕道紘

藤原一毅
鯉渕道紘

Search repository
論文抄録
内容記述タイプ Other
内容記述 チップ内ネットワーク (NoC) の通信遅延を削減するには,ホップ数を抑えることができる高次元なネットワークトポロジを利用することが有望である.しかし,多くの典型的な高次元トポロジは,チップ上へどのように配置するべきかが明らかでない.本報告では,高次元トポロジを持つ NoC のコア配置を二次割り当て問題としてモデル化し,総配線長を最小化するような準最適配置を求める手法を検討する.実験の結果,おおむね 512 コアまでの NoC に対し,ロバストタブーサーチ法により,準最適なコア配置を現実的な時間内で求めることができた.このとき,単純手法と比較して総配線長が最大 45% 削減された.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN10096105
書誌情報 研究報告計算機アーキテクチャ(ARC)

巻 2013-ARC-206, 号 12, p. 1-6, 発行日 2013-07-24
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-21 14:32:38.760651
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3