Item type |
SIG Technical Reports(1) |
公開日 |
2022-06-20 |
タイトル |
|
|
タイトル |
ニューラルネットワーク応用へ向けたアナログCMOS多数決回路のLSI実装 |
タイトル |
|
|
言語 |
en |
|
タイトル |
LSI implementation of analog CMOS majority circuit for neural network applications |
言語 |
|
|
言語 |
jpn |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
東北大学大学院工学研究科/東北大学電気通信研究所 |
著者所属 |
|
|
|
東北大学大学院工学研究科 |
著者所属 |
|
|
|
東北大学大学院工学研究科/東北大学電気通信研究所 |
著者所属 |
|
|
|
東北大学大学院工学研究科/東北大学電気通信研究所 |
著者所属 |
|
|
|
群馬大学理工学府 |
著者所属 |
|
|
|
東北大学大学院工学研究科/東北大学電気通信研究所 |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Engineering, Tohoku University/Research Institute of Electrical Communication, Tohoku University |
著者所属(英) |
|
|
|
en |
|
|
Research Institute of Electrical Communication, Tohoku University |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Engineering, Tohoku University/Research Institute of Electrical Communication, Tohoku University |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Engineering, Tohoku University/Research Institute of Electrical Communication, Tohoku University |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Science and Technology, Gunma University |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Engineering, Tohoku University/Research Institute of Electrical Communication, Tohoku University |
著者名 |
小野, 哲史
守谷, 哲
菅家, 由佳
山本, 英明
弓仲, 康史
佐藤, 茂雄
|
著者名(英) |
Satoshi, Ono
Satoshi, Moriya
Yuka, Kanke
Hideaki, Yamamoto
Yasushi, Yuminaka
Shigeo, Sato
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
多数決回路は複数の 0 または 1 の入力に対して多数を占める値を出力する回路である.多数決回路はバイナリニューラルネットワークやリザバーコンピューティングへの応用が可能である.多数決論理をアナログ回路実装した場合,入力数 N に対して約 4N 個のトランジスタのみで構成することができ,デジタル回路実装した場合よりも大幅に回路規模を削減できる.本研究では 0.18 µm CMOS 技術を用いて実装したアナログ多数決回路の測定を行い,N=11,101 の回路について正確に多数決動作が行われることを確認した. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
Majority logic circuit is a circuit whose output is the majority value of multiple binary inputs. It can be applied to binarized neural networks and reservoir computing. When majority logic is implemented in analog circuits, only about 4N transistors are needed for N inputs, and thus the circuit area is significantly reduced in comparison to a digital circuit implementation. In this study, we implemented analog majority logic circuits using 0.18 µm CMOS technology. We measured the circuits with N = 11 and 101 and confirmed that they properly operated. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AN10505667 |
書誌情報 |
研究報告数理モデル化と問題解決(MPS)
巻 2022-MPS-138,
号 42,
p. 1-4,
発行日 2022-06-20
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8833 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |