ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システム・アーキテクチャ(ARC)
  3. 2010
  4. 2010-ARC-192

実アプリケーションを用いたチップマルチベクトルプロセッサの消費エネルギ評価

https://ipsj.ixsq.nii.ac.jp/records/71445
https://ipsj.ixsq.nii.ac.jp/records/71445
c3bfe2b4-c151-43f4-9a7a-d3c571400119
名前 / ファイル ライセンス アクション
IPSJ-ARC10192003.pdf IPSJ-ARC10192003.pdf (267.8 kB)
Copyright (c) 2010 by the Information Processing Society of Japan
オープンアクセス
Item type SIG Technical Reports(1)
公開日 2010-12-09
タイトル
タイトル 実アプリケーションを用いたチップマルチベクトルプロセッサの消費エネルギ評価
タイトル
言語 en
タイトル Energy Consumption of a Chip Multi-Vector Processor Using Real Applications
言語
言語 jpn
キーワード
主題Scheme Other
主題 消費電力
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
東北大学情報科学研究科
著者所属
東北大学情報科学研究科
著者所属
日本電気株式会社
著者所属
東北大学サイバーサイエンスセンター/JST CREST
著者所属
東北大学情報科学研究科/JST CREST
著者所属
東北大学サイバーサイエンスセンター/JST CREST
著者所属(英)
en
Graduates School of Information Sciences, Tohoku University
著者所属(英)
en
Graduates School of Information Sciences, Tohoku University
著者所属(英)
en
NEC Corporation
著者所属(英)
en
Cyberscience Center, Tohoku University / JST CREST
著者所属(英)
en
Graduates School of Information Sciences, Tohoku University / JST CREST
著者所属(英)
en
Cyberscience Center, Tohoku University / JST CREST
著者名 永岡, 龍一 佐藤, 義永 撫佐, 昭裕 江川, 隆輔 滝沢, 寛之 小林, 広明

× 永岡, 龍一 佐藤, 義永 撫佐, 昭裕 江川, 隆輔 滝沢, 寛之 小林, 広明

永岡, 龍一
佐藤, 義永
撫佐, 昭裕
江川, 隆輔
滝沢, 寛之
小林, 広明

Search repository
著者名(英) Ryuichi, Nagaoka Yoshiei, Sato Akihiro, Musa Ryusuke, Egawa Hiroyuki, Takizawa Hiroaki, Kobayashi

× Ryuichi, Nagaoka Yoshiei, Sato Akihiro, Musa Ryusuke, Egawa Hiroyuki, Takizawa Hiroaki, Kobayashi

en Ryuichi, Nagaoka
Yoshiei, Sato
Akihiro, Musa
Ryusuke, Egawa
Hiroyuki, Takizawa
Hiroaki, Kobayashi

Search repository
論文抄録
内容記述タイプ Other
内容記述 ベクトル型スーパーコンピュータは高精度・大規模なシミュレーションを可能とする一方で,高実行効率を支える高いメモリバンド幅や大容量のメモリに要する消費電力が問題となっている.したがって,今後のベクトル型スーパーコンピュータの設計では,高性能化だけではなく,低消費電力化の実現も求められている.高性能かつ低消費電力なベクトル処理を実現するアーキテクチャとしてチップマルチベクトルプロセッサ (CMVP) が提案されている.しかし,これまで消費エネルギの観点から CMVP の評価はなされていない.そこで本稿では,CMVP の電力モデルを検討し,CMVP におけるベクトルキャッシュの有効性を実アプリケーションにより評価する.
論文抄録(英)
内容記述タイプ Other
内容記述 High performance computing using vector supercomputers has been shown to be effective for scientific simulations. However, a memory system of vector supercomputers requires the high-energy consumption to keep a high-memory bandwidth. To achieve high sustained performance and low energy consumption, a chip multi-vector processor (CMVP) has been proposed. However, a CMVP has not been evaluated from the point of view of energy consumption. Therefore, we evaluate the energy consumption of a CMVP. First, we establish an energy consumption model of a CMVP to analyze the energy consumption. Then, we evaluate the energy consumption to compare the several designs of varying hardware parameters.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN10096105
書誌情報 研究報告計算機アーキテクチャ(ARC)

巻 2010-ARC-192, 号 3, p. 1-8, 発行日 2010-12-09
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-21 23:03:50.291676
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3