ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. シンポジウム
  2. シンポジウムシリーズ
  3. DAシンポジウム
  4. 2023

再構成可能なコンパレータを活用した自己キャリブレーション機構を有するフラッシュ型ADC

https://ipsj.ixsq.nii.ac.jp/records/227374
https://ipsj.ixsq.nii.ac.jp/records/227374
ee3508ea-c2f0-4cbb-913d-9c490e96f16e
名前 / ファイル ライセンス アクション
IPSJ-DAS2023009.pdf IPSJ-DAS2023009.pdf (1.4 MB)
Copyright (c) 2023 by the Information Processing Society of Japan
オープンアクセス
Item type Symposium(1)
公開日 2023-08-23
タイトル
タイトル 再構成可能なコンパレータを活用した自己キャリブレーション機構を有するフラッシュ型ADC
タイトル
言語 en
タイトル High-Performance Flash ADC Using Reconfigurable Comparators with Self-Calibration Mechanism
言語
言語 jpn
キーワード
主題Scheme Other
主題 回路設計
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_5794
資源タイプ conference paper
著者所属
現在,京都大学大学院工学研究科電気工学専攻
著者所属
現在,京都大学大学院工学研究科電気工学専攻
著者所属
現在,京都大学大学院工学研究科電気工学専攻
著者所属(英)
en
Presently with Department of Electrical Engineering, Graduate School of Engineering, Kyoto University
著者所属(英)
en
Presently with Department of Electrical Engineering, Graduate School of Engineering, Kyoto University
著者所属(英)
en
Presently with Department of Electrical Engineering, Graduate School of Engineering, Kyoto University
著者名 岩田, 祐磨

× 岩田, 祐磨

岩田, 祐磨

Search repository
イスラム, マーフズル

× イスラム, マーフズル

イスラム, マーフズル

Search repository
久門, 尚史

× 久門, 尚史

久門, 尚史

Search repository
著者名(英) Yuma, Iwta

× Yuma, Iwta

en Yuma, Iwta

Search repository
Mahfuzul, Islam

× Mahfuzul, Islam

en Mahfuzul, Islam

Search repository
Takashi, Hisakado

× Takashi, Hisakado

en Takashi, Hisakado

Search repository
論文抄録
内容記述タイプ Other
内容記述 高速通信機器において,スペクトル効率を上げるために高速かつ高解像度の ADC が必要である.しかし,微細トランジスタを用いた高速 ADC では,コンパレータのオフセット電圧のばらつきが線形性を悪化させてしまう.入力対が選択可能である再構成可能なコンパレータでは,入力対の組み合わせを利用することによりオフセット電圧のばらつきを大幅に抑制できる.しかし,従来のキャリブレーションでは長い時間を要する上に,アナログ電位の生成が必要などの問題がある.本論文では,動作中に短時間で自律的にキャリブレーションする手法を提案する.その結果,温度に対してオフセット電圧の変化を抑制できることを述べる.
論文抄録(英)
内容記述タイプ Other
内容記述 In high-speed telecommunications equipment, ADCs with high resolution and high speed are needed to increase spectral efficiency. However, high-speed ADCs with scaled transistors have variation in the offset voltage of the comparators which worsen the linearity. In reconfigurable comparators with selectable input pairs, the offset voltage variation can be significantly reduced by taking advantage of combinations of input pairs. However, the conventional calibration technique requires a long time and the generation of analog potentials. This paper proposes a method for self-calibration in a short time during operation. Simulation confirm that the variation of the offset voltage with temperature can be suppressed.
書誌情報 DAシンポジウム2023論文集

巻 2023, p. 48-55, 発行日 2023-08-23
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-19 12:11:38.698834
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3