ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 論文誌(トランザクション)
  2. コンピューティングシステム(ACS)
  3. Vol.16
  4. No.1

クラスタ型アーキテクチャのメモリ性能特性に関する一検討

https://ipsj.ixsq.nii.ac.jp/records/227193
https://ipsj.ixsq.nii.ac.jp/records/227193
2766a441-7822-4753-ab00-ea1b0d5c52ee
名前 / ファイル ライセンス アクション
IPSJ-TACS1601003.pdf IPSJ-TACS1601003.pdf (904.3 kB)
 2025年7月31日からダウンロード可能です。
Copyright (c) 2023 by the Information Processing Society of Japan
非会員:¥660, IPSJ:学会員:¥330, ARC:会員:¥0, OS:会員:¥0, HPC:会員:¥0, PRO:会員:¥0, DLIB:会員:¥0
Item type Trans(1)
公開日 2023-07-31
タイトル
タイトル クラスタ型アーキテクチャのメモリ性能特性に関する一検討
タイトル
言語 en
タイトル A Study on Memory Performance Characteristics of a Clustered Architecture
言語
言語 jpn
キーワード
主題Scheme Other
主題 クラスタ型アーキテクチャ,メモリシステム,性能評価
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_6501
資源タイプ journal article
著者所属
東北大学
著者所属
東北大学
著者所属
東北大学
著者所属(英)
en
Tohoku University
著者所属(英)
en
Tohoku University
著者所属(英)
en
Tohoku University
著者名 佐藤, 雅之

× 佐藤, 雅之

佐藤, 雅之

Search repository
小松, 一彦

× 小松, 一彦

小松, 一彦

Search repository
小林, 広明

× 小林, 広明

小林, 広明

Search repository
著者名(英) Masayuki, Sato

× Masayuki, Sato

en Masayuki, Sato

Search repository
Kazuhiko, Komatsu

× Kazuhiko, Komatsu

en Kazuhiko, Komatsu

Search repository
Hiroaki, Kobayashi

× Hiroaki, Kobayashi

en Hiroaki, Kobayashi

Search repository
論文抄録
内容記述タイプ Other
内容記述 近年製造されるマイクロプロセッサは,歩留まり向上のためのチップレット設計の普及により,設計のモジュール化が進んでいる.このような状況下で,コアやメモリがクラスタとしてまとめられ,クラスタが複数個搭載されるプロセッサの構成が広がりつつある.本論文では,このような構成を持つアーキテクチャをクラスタ型アーキテクチャと定義する.一方で,クラスタ型アーキテクチャは異なるクラスタ間の接続における性能がクラスタ内の接続と比較して低い傾向にある.このため,クラスタ型アーキテクチャの採用によってメモリ性能,ひいてはアプリケーション性能の受ける影響を理解し,その知見を将来のプロセッサ設計に活用することが非常に重要である.そこで,本論文はクラスタ型アーキテクチャのメモリ性能特性を理解することを目的として,クラスタ型アーキテクチャのクラスタ間接続がメモリ性能に与える影響を調査する.具体的には,クラスタ型アーキテクチャを採用した代表的なプロセッサであるA64FXを題材とし,そのメモリ性能をメモリ指向カーネル・アプリケーションを用いて評価する.これにより,将来のクラスタ型アーキテクチャにおけるプロセッサのあり方を議論する.
論文抄録(英)
内容記述タイプ Other
内容記述 A chiplet technology, which improves the yield of producing microprocessors, has promoted modularized designs of microprocessors. This technology forces microprocessors to adopt clustered architectures, in which cores and memory modules are locally grouped as a cluster, and multiple clusters are integrated as a single microprocessor. However, in a clustered architecture, the performance of an inter-cluster network connection often becomes lower compared with that of an inter-cluster one. Hence, it is important to understand the impact of the clustered architecture on memory performances as well as actual application performances, and make use of the findings in designing future microprocessors. Therefore, to understand the memory performance characteristics of the clustered architectures, this paper analyses the impact of the inter-cluster communications on the performance of A64FX, which is one of the major processors adopting the clustered architecture. This paper investigates the memory performance characteristics of the A64FX using memory-intensive kernels and applications. Based on the evaluation results, this paper discusses how microprocessors with clustered architectures should be designed in the future.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA11833852
書誌情報 情報処理学会論文誌コンピューティングシステム(ACS)

巻 16, 号 1, p. 1-13, 発行日 2023-07-31
ISSN
収録物識別子タイプ ISSN
収録物識別子 1882-7829
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-19 12:14:39.263623
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3