Item type |
SIG Technical Reports(1) |
公開日 |
2022-03-03 |
タイトル |
|
|
タイトル |
SLM細粒度再構成ロジックにおける構成情報の圧縮 |
タイトル |
|
|
言語 |
en |
|
タイトル |
Configuration Data Compression for SLM Fine-grained Reconfigurable Logic |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
FPGA・再構成可能アーキテクチャ |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
慶應義塾大学理工学部 |
著者所属 |
|
|
|
慶應義塾大学理工学部 |
著者所属 |
|
|
|
慶應義塾大学理工学部 |
著者所属 |
|
|
|
慶應義塾大学理工学部 |
著者所属 |
|
|
|
慶應義塾大学理工学部 |
著者所属 |
|
|
|
熊本大学大学院自然科学教育部 |
著者所属 |
|
|
|
熊本大学大学院先端科学研究部 |
著者所属 |
|
|
|
熊本大学大学院先端科学研究部 |
著者所属(英) |
|
|
|
en |
|
|
Dept. of ICS, Keio University |
著者所属(英) |
|
|
|
en |
|
|
Dept. of ICS, Keio University |
著者所属(英) |
|
|
|
en |
|
|
Dept. of ICS, Keio University |
著者所属(英) |
|
|
|
en |
|
|
Dept. of ICS, Keio University |
著者所属(英) |
|
|
|
en |
|
|
Dept. of ICS, Keio University |
著者所属(英) |
|
|
|
en |
|
|
Graduated School of Science and Technology, Kumamoto University |
著者所属(英) |
|
|
|
en |
|
|
Graduated School of Advanced Science and Technology, Kumamoto University |
著者所属(英) |
|
|
|
en |
|
|
Graduated School of Advanced Science and Technology, Kumamoto University |
著者名 |
高木, 颯平
丹羽, 直也
四釡, 快弥
矢内, 洋祐
天野, 英晴
中里, 優弥
尼崎, 太樹
飯田, 全広
|
著者名(英) |
Souhei, Takagi
Naoya, Niwa
Yoshiya, Shikama
Yosuke, Yanai
Hideharu, Amano
Yuya, Nakazato
Motoki, Amagasaki
Masahiro, Iida
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
SLM (Scalable Logic Module) は,熊本大学が開発した細粒度再構成ロジックであり,構成情報量が小さく,これによりロジックセルの面積も小さい特徴がある.我々は,この SLM,CPU,スイッチ,メモリを内蔵した新しい FPGA を開発している.このチップでは SLM の構成情報量の小ささを利用し,内部メモリ上に複数の構成情報を蓄え,高速に入れ替える機能を持つ.本稿では,構成情報を圧縮することで,さらに多くの構成情報データを格納するための手法を提案する.この圧縮法は,チップ内部で高速に伸長が可能であり,簡単なハードウェアで実装が可能でなければならない.また,対象となる SLM 再構成ロジックの構成情報は,全体としては 0 の連続が多いが,局所的には 0 と 1 が混ざった部分が存在する.本稿では上記の条件に適合した Run Length 圧縮法である TLC(Tag-Less Compression)を提案する.TLC は,0 の並びに特化し,多くの RunLength 法と異なりタグ(プリフィクス)を必要とせず,実装が極めて容易である.Verilog-HDL により伸長回路を設計し,USJC 55nm プロセスを想定して Synopsys 社デザインコンパイラで論理合成を行った.その結果,793µ????2 というきわめて小さな回路面積であることがわかった.また,回路の遅延は 3095psec であり,200MHz で動作するコンフィギュレーション回路に組み込んで利用可能であることがわかった. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11451459 |
書誌情報 |
研究報告システムとLSIの設計技術(SLDM)
巻 2022-SLDM-198,
号 11,
p. 1-6,
発行日 2022-03-03
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8639 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |