| Item type |
SIG Technical Reports(1) |
| 公開日 |
2018-11-28 |
| タイトル |
|
|
タイトル |
ニューラルネットワークを用いたランダムキャプチャセーフテストベクトル生成について |
| タイトル |
|
|
言語 |
en |
|
タイトル |
On the Generation of Random Capture Safe Test Vectors Using Neural Networks |
| 言語 |
|
|
言語 |
jpn |
| キーワード |
|
|
主題Scheme |
Other |
|
主題 |
高信頼化・セーフテスト |
| 資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
| 著者所属 |
|
|
|
日本大学大学院生産工学研究科 |
| 著者所属 |
|
|
|
日本大学大学院生産工学研究科 |
| 著者所属 |
|
|
|
日本大学生産工学部 |
| 著者所属 |
|
|
|
日本大学生産工学部 |
| 著者所属 |
|
|
|
日本大学生産工学部 |
| 著者所属(英) |
|
|
|
en |
|
|
Graduate School of Industrial Technology, Nihon University |
| 著者所属(英) |
|
|
|
en |
|
|
Graduate School of Industrial Technology, Nihon University |
| 著者所属(英) |
|
|
|
en |
|
|
College of Industrial Technology, Nihon University |
| 著者所属(英) |
|
|
|
en |
|
|
College of Industrial Technology, Nihon University |
| 著者所属(英) |
|
|
|
en |
|
|
College of Industrial Technology, Nihon University |
| 著者名 |
越智, 小百合
三澤, 健一郎
細川, 利典
山内, ゆかり
新井, 雅之
|
| 著者名(英) |
Sayuri, Ochi
Kenichirou, Misawa
Toshirori, Hosokawa
Yukari, Yamauchi
Masayuki, Arai
|
| 論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
実速度スキャンテストにおいて,過度のキャプチヤ消費電力は IR ドロップを引き起こし,誤テストにより歩留り損失が発生する.キャプチャ消費電力を削減するためのテスト生成法として,キャプチャセーフテストベクトルの故障伝搬経路を模倣し低消費電力テストベクトルを生成する手法が提案されている.しかしながら,キャプチャセーフテストベクトル数が少ない場合,故障によっては模倣するベクトルが存在しない場合がある.本論文ではテストベクトルとフリップフロップの状態遷移情報を入力層,回路構造を中間層,キャプチャセーフの判定を出力層に構築したニューラルネットワークを用いてランダムテストベクトルの消費電力特性を学習し,効率的にランダムキャプチャセーフテストベクトルを生成する手法を検討する. |
| 論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
Excessive capture power consumption at scan testing causes the excessive IR drop and it might cause test-induced yield loss. A low-capture-power test generation method for transition faults based on LOC using fault simulation was proposed to resolve the problem. The method mimics fault propagation path information for capture-safe test vectors which have low launch switching activity in the initial test sets. However, when the number of capture-safe test vectors is smaller, there exists faults which do not have any mimicked capture-safe test vectors. In this paper, we construct neural networks which are constituted from a test vector and state transition information of flip-flops as an input layer, circuit structure information as a middle layer, and capture-safe decision as an output layer. We learn low power properties of random test vectors using the neural network and consider an effective method of random capture-safe test vector generation using the neural network. |
| 書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11451459 |
| 書誌情報 |
研究報告システムとLSIの設計技術(SLDM)
巻 2018-SLDM-185,
号 18,
p. 1-6,
発行日 2018-11-28
|
| ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8639 |
| Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
| 出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |