| Item type |
SIG Technical Reports(1) |
| 公開日 |
2016-09-29 |
| タイトル |
|
|
タイトル |
小規模IoT機器向けマイクロプロセッサPilafのためのマクロアセンブラの開発 |
| 言語 |
|
|
言語 |
jpn |
| キーワード |
|
|
主題Scheme |
Other |
|
主題 |
ポスタ・デモセッション |
| 資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
| 著者所属 |
|
|
|
広島市立大学情報科学部 |
| 著者所属 |
|
|
|
広島市立大学大学院情報科学研究科 |
| 著者所属 |
|
|
|
広島市立大学大学院情報科学研究科 |
| 著者所属 |
|
|
|
広島市立大学大学院情報科学研究科 |
| 著者所属 |
|
|
|
広島市立大学大学院情報科学研究科 |
| 著者名 |
寺本,圭吾
胡濱,良樹
窪田,昌史
谷川,一哉
弘中,哲夫
|
| 論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
小規模な FPGA や ASIC に実装できる Pilaf プロセッサは NAND 換算ゲート数で約 871 ゲートで構成され,メモリ空間は 64 Kbyte に対応している. また,機械命令が 8 種類であるにも関わらず, これらの機械命令はサブルーチンコールや間接参照を可能としている.しかし,Pilaf プロセッサの機械命令が 8 種類であるため,汎用マイクロプロセッサの機械命令と同等の機能を 8 種類の機械命令を組み合わせて記述する必要がある.そのため,プログラムのコード量が増加し,可読性が低下する.本稿では,プログラムの可読性を向上させるためのマクロアセンブラを開発した. |
| 書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AN10096105 |
| 書誌情報 |
研究報告システム・アーキテクチャ(ARC)
巻 2016-ARC-222,
号 4,
p. 1-2,
発行日 2016-09-29
|
| ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8574 |
| Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
| 出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |