ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. シンポジウム
  2. シンポジウムシリーズ
  3. DAシンポジウム
  4. 2016

リングオシレータを用いたランダムテレグラフノイズの統計解析

https://ipsj.ixsq.nii.ac.jp/records/174551
https://ipsj.ixsq.nii.ac.jp/records/174551
1094d94a-46bd-4c35-9459-cd4b84b19391
名前 / ファイル ライセンス アクション
IPSJ-DAS2016035.pdf IPSJ-DAS2016035.pdf (1.5 MB)
Copyright (c) 2016 by the Information Processing Society of Japan
オープンアクセス
Item type Symposium(1)
公開日 2016-09-07
タイトル
タイトル リングオシレータを用いたランダムテレグラフノイズの統計解析
タイトル
言語 en
タイトル Statistical Analysis of Random Telegraph Noize with Ring Oscillator
言語
言語 jpn
キーワード
主題Scheme Other
主題 信頼性・ばらつき
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_5794
資源タイプ conference paper
著者所属
京都大学大学院情報学研究科
著者所属
京都大学大学院情報学研究科
著者所属
東京大学生産技術研究所
著者所属
京都大学大学院情報学研究科
著者名 中井, 辰哉

× 中井, 辰哉

中井, 辰哉

Search repository
業天, 英範

× 業天, 英範

業天, 英範

Search repository
イスラム, マーフズル

× イスラム, マーフズル

イスラム, マーフズル

Search repository
小野寺, 秀俊

× 小野寺, 秀俊

小野寺, 秀俊

Search repository
著者名(英) Tatsuya, Nakai

× Tatsuya, Nakai

en Tatsuya, Nakai

Search repository
Hidenori, Gyoten

× Hidenori, Gyoten

en Hidenori, Gyoten

Search repository
A.K.M., Mahfuzul Islam

× A.K.M., Mahfuzul Islam

en A.K.M., Mahfuzul Islam

Search repository
Hidetoshi, Onodera

× Hidetoshi, Onodera

en Hidetoshi, Onodera

Search repository
論文抄録
内容記述タイプ Other
内容記述 本稿では,スイッチング中のトランジスタにおけるランダムテレグラフノイズ (RTN) によるしきい値電圧変動量の統計解析を行い,変動量の分布を再現できる統計モデルの検討を行う.組み合わせ回路を模擬するリング発振回路の遅延ゆらぎの統計分布を測定し,感度係数を用いてしきい値電圧変動量の分布に換算する.統計モデルのトランジスタサイズと電源電圧依存性を評価するために,サイズの異なる回路における遅延分布を得る.65-nm SOTB プロセスで試作した nMOS トランジスタと pMOS トランジスタのトランジスタサイズが異なるリングオシレータを用いることで,回路動作中のトランジスタにおける RTN によるしきい値電圧変動を再現する対数正規分布の統計モデルを構築し,モデルパラメータのゲートサイズ依存性を評価する.
論文抄録(英)
内容記述タイプ Other
内容記述 We propose a methodology of evaluating the gate size dependency on ΔVth distributions caused by random telegraph noise (RTN) of transistors under switching condition. An array of ring oscillators (RO), which represent transistor switching operation, with various skewed inverters are used to obtain the delay distributions. Considering a lognormal distribution, ΔVth distributions for transistors of different sizes are extracted using sensitivity analysis. An RO array implemented in a 65-nm SOTB process is measured. Analysis results show that Lognormal model represents the distributions well. Gate size dependency of the model parameters are then extracted and compared for nMOS and pMOS under different supply voltages.
書誌情報 DAシンポジウム2016論文集

巻 2016, 号 35, p. 187-192, 発行日 2016-09-07
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-20 06:39:39.539699
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3