WEKO3
アイテム
SSI/MSI論理よりLSI論理への論理の再構成手法
https://ipsj.ixsq.nii.ac.jp/records/16260
https://ipsj.ixsq.nii.ac.jp/records/16260d0896b4e-e196-4791-9111-f5b0046fa18d
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
Copyright (c) 1981 by the Information Processing Society of Japan
|
|
| オープンアクセス | ||
| Item type | Journal(1) | |||||||
|---|---|---|---|---|---|---|---|---|
| 公開日 | 1981-03-15 | |||||||
| タイトル | ||||||||
| タイトル | SSI/MSI論理よりLSI論理への論理の再構成手法 | |||||||
| タイトル | ||||||||
| 言語 | en | |||||||
| タイトル | Logic Reorganization from SSI/MSI Logic to LSI Logic | |||||||
| 言語 | ||||||||
| 言語 | jpn | |||||||
| キーワード | ||||||||
| 主題Scheme | Other | |||||||
| 主題 | 論文 | |||||||
| 資源タイプ | ||||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||
| 資源タイプ | journal article | |||||||
| 著者所属 | ||||||||
| 三菱電機(株)開発本部 | ||||||||
| 著者所属 | ||||||||
| 三菱電機(株)開発本部 | ||||||||
| 著者所属 | ||||||||
| 三菱電機(株)開発本部 | ||||||||
| 著者所属 | ||||||||
| 三菱電機(株)開発本部 | ||||||||
| 著者所属 | ||||||||
| 広島大学総合科学部 | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Headquarters - Research and Development, Mitsubishi Electric Co | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Headquarters - Research and Development, Mitsubishi Electric Co | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Headquarters - Research and Development, Mitsubishi Electric Co | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Headquarters - Research and Development, Mitsubishi Electric Co | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Faculty of Integrated Arts and Sciences, Hiroshima University | ||||||||
| 著者名 |
田中, 千代治
中村, 俊一郎
村井, 真一
寺井, 正幸
樹下行三
× 田中, 千代治 中村, 俊一郎 村井, 真一 寺井, 正幸 樹下行三
|
|||||||
| 著者名(英) |
Chiyoji, Tanaka
Shunichiro, Nakamura
Shinichi, Murai
Masayuki, Terai
Kozo, Kinoshita
× Chiyoji, Tanaka Shunichiro, Nakamura Shinichi, Murai Masayuki, Terai Kozo, Kinoshita
|
|||||||
| 論文抄録 | ||||||||
| 内容記述タイプ | Other | |||||||
| 内容記述 | 論理装置のカスタムLSI化に際し 既存のSSI/MSIの論理をLSI論理に自動的に再構成することは設計ミスやLSIのデバッグの削除など開発期間の短縮に非常に有効である.本文では 元のTTL-SSI/MSIのNAND系論理をNOR系のマスタスライスLSI論理に再構成する一般的な手法を述べ この手法に基づくプログラムを作成し ある磯種に適用して非常に有効であることを実証した.本手法は 再構成された論理を設計者が容易に理解できるよう元の論理回路構成を維持して再構成を行う方式であり このため 各SSI/MSIごとにLSIで実現可能なライブラリを準備し ライブラリによる置き換えを行い その後 不要な端子や素子の削除 この置き換えにより生じる多くのインバータのリダクション等論理の簡単化を行う方法とした.本手法では不要端子・素子の削除およびインバータリダクションが重要な部分であり このため これらのアルゴリズムを求めた.各種論理の適用結果 本文で述べる条件では 統計的に 元の回路の総ゲート数±20%程度がLSI論理のゲート数となることが解った. | |||||||
| 書誌レコードID | ||||||||
| 収録物識別子タイプ | NCID | |||||||
| 収録物識別子 | AN00116647 | |||||||
| 書誌情報 |
情報処理学会論文誌 巻 22, 号 2, p. 155-164, 発行日 1981-03-15 |
|||||||
| ISSN | ||||||||
| 収録物識別子タイプ | ISSN | |||||||
| 収録物識別子 | 1882-7764 | |||||||