WEKO3
アイテム
C-024 ディジタルLSIの製造後クロック調整におけるタイミング余裕度の検証(C.アーキテクチャ・ハードウェア)
https://ipsj.ixsq.nii.ac.jp/records/154693
https://ipsj.ixsq.nii.ac.jp/records/1546931da8c2e4-571e-49f5-8aa3-c40e551ca5fb
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2004 by IEICE,IPSJ
|
Item type | FIT(1) | |||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
公開日 | 2004-08-20 | |||||||||||||||
タイトル | ||||||||||||||||
タイトル | C-024 ディジタルLSIの製造後クロック調整におけるタイミング余裕度の検証(C.アーキテクチャ・ハードウェア) | |||||||||||||||
タイトル | ||||||||||||||||
言語 | en | |||||||||||||||
タイトル | C-024 Investigation of timing margins in post-fabrication clock adjustment of digital LSIs | |||||||||||||||
言語 | ||||||||||||||||
言語 | jpn | |||||||||||||||
資源タイプ | ||||||||||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||||||||||||
資源タイプ | conference paper | |||||||||||||||
著者所属 | ||||||||||||||||
東邦大学大学院理学研究科 | ||||||||||||||||
著者所属 | ||||||||||||||||
半導体MIRAIプロジェクト:産業技術総合研究所次世代半導体研究センター | ||||||||||||||||
著者所属 | ||||||||||||||||
半導体MIRAIプロジェクト:産業技術総合研究所次世代半導体研究センター | ||||||||||||||||
著者所属 | ||||||||||||||||
東邦大学大学院理学研究科 | ||||||||||||||||
著者所属 | ||||||||||||||||
半導体MIRAIプロジェクト:産業技術総合研究所次世代半導体研究センター | ||||||||||||||||
著者名 |
諏佐, 達也
× 諏佐, 達也
× 村川, 正宏
× 高橋, 栄一
× 古谷, 立美
× 樋口, 哲也
|
|||||||||||||||
著者名(英) |
Susa, Tatsuya
× Susa, Tatsuya
× Murakawa, Masahiro
× Takahashi, Eiichi
× Furuya, Tatsumi
× Higuchi, Tetsuya
|
|||||||||||||||
書誌レコードID | ||||||||||||||||
収録物識別子タイプ | NCID | |||||||||||||||
収録物識別子 | AA11740605 | |||||||||||||||
書誌情報 |
情報科学技術フォーラム一般講演論文集 巻 3, 号 1, p. 277-278, 発行日 2004-08-20 |
|||||||||||||||
出版者 | ||||||||||||||||
言語 | ja | |||||||||||||||
出版者 | 情報処理学会 |