ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 論文誌(ジャーナル)
  2. Vol.44
  3. No.5

オンチップメモリの高速化と低スタンバイリークを実現する閾値電圧の静的スケジューリング手法

https://ipsj.ixsq.nii.ac.jp/records/11230
https://ipsj.ixsq.nii.ac.jp/records/11230
e976e8b9-e9ec-488c-9908-fc1c7acd5dee
名前 / ファイル ライセンス アクション
IPSJ-JNL4405012.pdf IPSJ-JNL4405012.pdf (385.1 kB)
Copyright (c) 2003 by the Information Processing Society of Japan
オープンアクセス
Item type Journal(1)
公開日 2003-05-15
タイトル
タイトル オンチップメモリの高速化と低スタンバイリークを実現する閾値電圧の静的スケジューリング手法
タイトル
言語 en
タイトル A Threshold Voltage Scheduling Technique for High Performance and Low Leakage On-chip Memory
言語
言語 jpn
キーワード
主題Scheme Other
主題 特集:システムLSIの設計技術と設計自動化
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_6501
資源タイプ journal article
その他タイトル
その他のタイトル 低消費電力設計
著者所属
東京大学大規模集積システム設計教育研究センター
著者所属
東京大学大規模集積システム設計教育研究センター
著者所属(英)
en
VLSI Design and Education Center, The University of Tokyo
著者所属(英)
en
VLSI Design and Education Center, The University of Tokyo
著者名 石原, 亨 浅田, 邦博

× 石原, 亨 浅田, 邦博

石原, 亨
浅田, 邦博

Search repository
著者名(英) Tohru, Ishihara Kunihiro, Asada

× Tohru, Ishihara Kunihiro, Asada

en Tohru, Ishihara
Kunihiro, Asada

Search repository
論文抄録
内容記述タイプ Other
内容記述 メモリの閾値電圧を部分的にかつ動的に変更することによりメモリの平均アクセス時間をほとんど増加させることなくリーク電流を大幅に削減する手法を提案する.オンチップメモリのアレイ部分をいくつかのブロックに分割し,少数のブロックのみを低い閾値電圧で動作させることにより高速アクセスかつ低リーク電流を可能にする.本稿では,メモリのアクセス履歴情報から将来のメモリアクセスを予測し,各メモリブロックに対する閾値電圧のスケジュールを静的に決定する手法を提案する.閾値電圧のスケジュールを決定する際にはリーク電流による消費電力だけでなくバックゲートバイアスの変更にともなう消費電力および遅延時間も考慮する.いくつかのベンチマークプログラムを使用した実験により,各メモリブロックに対して閾値電圧を静的に割り当てる手法や,履歴情報を使用しない動的割り当て手法と比較し,提案手法がパフォーマンスおよび消費電力の点で優れていることを示す.
論文抄録(英)
内容記述タイプ Other
内容記述 A threshold voltage scheduling technique for a high performance and low leakage on-chip memory is proposed in this paper.The basic idea of our approach is to partition a memory into several blocks and to assign a low threshold voltage (Vth) to a small number of the blocks.Frequently accessed blocks are activated and others are put to sleep by controlling the backgate bias of the memory cells.Since access time to the slept blocks is larger than that to the activated blocks,predicting a block which will be accessed in future cycles is important.A main contribution of this work is to propose an integer linear programming based optimization technique and algorithm to identify the blocks which should be activated.Experimental results demonstrated that the leakage energy dissipation in cache memories optimized by our approach is reduced by 90% with negligible performance degradation.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN00116647
書誌情報 情報処理学会論文誌

巻 44, 号 5, p. 1284-1291, 発行日 2003-05-15
ISSN
収録物識別子タイプ ISSN
収録物識別子 1882-7764
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-23 02:20:51.670333
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3