WEKO3
アイテム
階層構造を持つメニーコアアーキテクチャへのタスクマッピング
https://ipsj.ixsq.nii.ac.jp/records/103049
https://ipsj.ixsq.nii.ac.jp/records/1030491eda0c3c-3f5d-4d0c-805c-8b357e539d2a
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
Copyright (c) 2014 by the Information Processing Society of Japan
|
|
| オープンアクセス | ||
| Item type | SIG Technical Reports(1) | |||||||
|---|---|---|---|---|---|---|---|---|
| 公開日 | 2014-09-10 | |||||||
| タイトル | ||||||||
| タイトル | 階層構造を持つメニーコアアーキテクチャへのタスクマッピング | |||||||
| 言語 | ||||||||
| 言語 | jpn | |||||||
| キーワード | ||||||||
| 主題Scheme | Other | |||||||
| 主題 | アーキテクチャ | |||||||
| 資源タイプ | ||||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
| 資源タイプ | technical report | |||||||
| 著者所属 | ||||||||
| 名古屋大学情報科学研究科 | ||||||||
| 著者所属 | ||||||||
| 名古屋大学情報科学研究科 | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Sch. of Inf. Sci., Nagoya Univ. | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Sch. of Inf. Sci., Nagoya Univ. | ||||||||
| 著者名 |
油谷, 創
枝廣, 正人
× 油谷, 創 枝廣, 正人
|
|||||||
| 論文抄録 | ||||||||
| 内容記述タイプ | Other | |||||||
| 内容記述 | 近年,半導体技術の進展によって 1 つの LSI 上に複数のプロセッサが搭載されたマルチコアや,数十,数百のプロセッサが搭載されたメニーコアが広く使われている.また,スケーラビリティをさらに高めるために階層構造を持つメニーコアも登場している.階層型メニーコアアーキテクチャは,将来組込みプロセッサにおいても主流になると考えられている.そこで,階層構造を考慮したタスクマッピング手法を提案し,既存手法との比較評価を行った.提案手法は NN Embed 法,Topo-LB 法,Cluster-Based ILP 法と比較してそれぞれ 44%,32%,26%通信コストの少ないマッピング結果を示した. | |||||||
| 書誌レコードID | ||||||||
| 収録物識別子タイプ | NCID | |||||||
| 収録物識別子 | AA12149313 | |||||||
| 書誌情報 |
研究報告組込みシステム(EMB) 巻 2014-EMB-34, 号 3, p. 1-8, 発行日 2014-09-10 |
|||||||
| Notice | ||||||||
| SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
| 出版者 | ||||||||
| 言語 | ja | |||||||
| 出版者 | 情報処理学会 | |||||||