WEKO3
アイテム
信頼性と時間オーバーヘッド間のトレードオフを考慮した面積制約にもとづくRDRアーキテクチャ向けフォールトセキュア高位合成手法
https://ipsj.ixsq.nii.ac.jp/records/96089
https://ipsj.ixsq.nii.ac.jp/records/96089995703a5-4563-4509-8e25-66beb17cabe6
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]()
2100年1月1日からダウンロード可能です。
|
Copyright (c) 2013 by the Institute of Electronics, Information and Communication Engineers
This SIG report is only available to those in membership of the SIG. |
|
SLDM:会員:¥0, DLIB:会員:¥0 |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2013-11-20 | |||||||
タイトル | ||||||||
タイトル | 信頼性と時間オーバーヘッド間のトレードオフを考慮した面積制約にもとづくRDRアーキテクチャ向けフォールトセキュア高位合成手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | An Area Constraint-Based Fault-Secure HLS Algorithm for RDR Architectures Considering Trade-Off between Reliability and Time Overhead | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | システム設計 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
早稲田大学大学院基幹理工学研究科 | ||||||||
著者所属 | ||||||||
早稲田大学大学院基幹理工学研究科 | ||||||||
著者所属 | ||||||||
早稲田大学大学院基幹理工学研究科 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Grad. of Fundamental Science and Engineering, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Grad. of Fundamental Science and Engineering, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Grad. of Fundamental Science and Engineering, Waseda University | ||||||||
著者名 |
川村, 一志
× 川村, 一志
|
|||||||
著者名(英) |
Kazushi, Kawamura
× Kazushi, Kawamura
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 半導体の微細化技術の進展に伴い,ソフトエラーに起因する信頼性の低下,及び配線遅延の相対的増大が問題となっている.信頼'性の低下を克服する手法のひとつに並行誤り検出を用いたフォールトセキュア設計手法があり,演算処理の部分的な二重化を考えることで信頼,性とオーバーヘッドのトレードオフを考慮した設計が可能となる.本稿では,小さいオーバーヘッドで大きな信頼性向上が得られるよう高位合成段階での適用を前提とし,設計手法を提案する.提案手法のポイントは三点あり,第一に RDR アーキテクチャを対象とすることで高位合成段階で配線遅延を考慮できるようにする.第二に面積制約を通常計算用に用意した RDR アーキテクチャとすることで面積オーバーヘッドなくフォールトセキュア設計を実現する.第三に与えられた時間制約のもとで信頼性の最大化を目指す.提案手法を計算機上に実装し,従来手法と比較した結果,時間及び面積オーバーヘッドなく最大 44%の信頼性向上を達成した.さらに,面積オーバーヘッドの増大を許容しなくとも 50%程度の時間オーバーヘッドを許容することで演算処理の完全な二重化が実現可能であることを示した. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | With process technology scaling, decreasing reliability caused by soft errors as well as increasing the average interconnection delays are becoming serious issues. The fault-secure design technique which utilizes concurrent error detection is one of the approaches to overcome reliability degradation, and we can design systems based on trade-off between reliability and several kinds of overhead by giving a partial redundancy to operations. In this paper, we propose a partial redundant fault-secure high-level synthesis algorithm for RDR architectures. Our proposed algorithm receives a fixed area constraint and various time constrains as inputs, and aims at maximizing reliability under them. Experimental results demonstrate that our algorithm improves reliability by up to 44% with zero time and area overhead compared with the conventional approach. They also show that we can realize complete duplication of operations with zero area overhead and about 50% time overhead. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
研究報告システムLSI設計技術(SLDM) 巻 2013-SLDM-163, 号 24, p. 1-6, 発行日 2013-11-20 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |