WEKO3
アイテム
伝ぱん遅延時間をもつ素子で構成される論理回路のシミュレーション
https://ipsj.ixsq.nii.ac.jp/records/28604
https://ipsj.ixsq.nii.ac.jp/records/286045134c2fa-f5ae-4343-b498-055d401abcae
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1974 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1974-04-24 | |||||||
タイトル | ||||||||
タイトル | 伝ぱん遅延時間をもつ素子で構成される論理回路のシミュレーション | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
航空宇宙技術研究所 | ||||||||
著者名 |
磯部俊夫
× 磯部俊夫
|
|||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 1974, 号 1(1974-SLDM-015), p. 1-10, 発行日 1974-04-24 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |