Item type |
SIG Technical Reports(1) |
公開日 |
2024-06-03 |
タイトル |
|
|
タイトル |
キャッシュの導入およびその一貫性制御の活用による高性能な分散トランザクショナルメモリ |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
メモリ・キャッシュ |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
名古屋工業大学 |
著者所属 |
|
|
|
名古屋工業大学 |
著者所属 |
|
|
|
名古屋工業大学 |
著者所属 |
|
|
|
名古屋工業大学 |
著者所属 |
|
|
|
東京大学 |
著者所属 |
|
|
|
国立情報学研究所 |
著者所属 |
|
|
|
名古屋工業大学 |
著者所属(英) |
|
|
|
en |
|
|
Nagoya Institute of Technology |
著者所属(英) |
|
|
|
en |
|
|
Nagoya Institute of Technology |
著者所属(英) |
|
|
|
en |
|
|
Nagoya Institute of Technology |
著者所属(英) |
|
|
|
en |
|
|
Nagoya Institute of Technology |
著者所属(英) |
|
|
|
en |
|
|
The University of Tokyo |
著者所属(英) |
|
|
|
en |
|
|
National Institute of Informatics |
著者所属(英) |
|
|
|
en |
|
|
Nagoya Institute of Technology |
著者名 |
酒井, 駿輔
二本松, 秀樹
伊原, 槻
小泉, 透
塩谷, 亮太
五島, 正裕
津邑, 公暁
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
HPC(高性能計算)分野で用いられている大規模計算環境では,最大性能のために生産性が犠牲となっている.この問題は,今後メニーコア・メニーノード化が進むにつれ,より深刻になっていく.共有メモリ環境における並行性制御機構のひとつであるトランザクショナルメモリ(TM)は,生産性の高いパラダイムとして有望視されているものの,複数コア・複数ノード向けの実用的な実装は存在しない.複数ノードからなる分散環境における TM 実装として,分散トランザクショナルメモリ(Distributed Transactional Memory: DTM)の既存研究はいくつか存在しているが,コヒーレンス制御のスケーラビリティを向上させることが難しいことなどから未だ実用性に乏しい.そこで,本研究では,ソフトウェアキャッシュ及び同期不要なクロックをシステムに導入することで,従来の DTM が持つ性能および安全性の問題を解決し,スケーラビリティを損ねることなくトランザクションの一貫性を保証する手法を提案する. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AN10096105 |
書誌情報 |
研究報告システム・アーキテクチャ(ARC)
巻 2024-ARC-257,
号 18,
p. 1-11,
発行日 2024-06-03
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8574 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |