Item type |
SIG Technical Reports(1) |
公開日 |
2024-06-03 |
タイトル |
|
|
タイトル |
AIアクセラレータにおける故障位置検出可能なLBIST方法 |
タイトル |
|
|
言語 |
en |
|
タイトル |
A LBIST Method for Detecting Fault Locations in AI Accelerators |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
信頼性・品質管理 |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
千葉大学大学院融合理工学府 |
著者所属 |
|
|
|
千葉大学大学院工学研究院 |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Science and Engineering, Chiba University |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Engineering, Chiba University |
著者名 |
チョウ, カシ
難波, 一輝
|
著者名(英) |
Jiaxi, Zhang
Kazuteru, Namba
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
近年,人工知能(AI)技術は医療,交通,物流など幅広い分野で活用され,社会と生活に不可欠な存在となっている.AI 技術の発展に伴い,AI チップの技術も重要性を増している.これらのチップは,従来の CPU チップでは対応できない複雑な計算を効率的に行うために,特殊なハードウェアアーキテクチャが必要になる.したがって,AI チップの検出の重要性も日々高まっている.本研究では,Systolic Array アーキテクチャの AI アクセラレータの信頼性検出のための,故障した PE(Process Element)の具体的な位置を特定する LBIST スキームを提案する.先行研究で使用された One Hot Encoding 技術の TPG などを組み合わせることにより,stuck-at-0 故障の検出率はほぼ 100% に達することができる.また,本研究は異なるサイズの Systolic Array に最適な分割アルゴリズムを検討し,具体的な PE の検出機能を実現した. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
In recent years, artificial intelligence (AI) technology has been widely utilized in various fields such as healthcare, transportation, and logistics, becoming an indispensable part of society and daily life. With the advancement of AI technology, the importance of AI chips has also increased. These chips require special hardware architectures to efficiently perform complex computations that traditional CPU chips cannot handle. Therefore, the detection of AI chips has become increasingly important. In this study, we propose an LBIST (Logic Built-In Self-Test) scheme to identify the specific locations of faulty Process Elements (PEs) for the reliability detection of AI accelerators based on the Systolic Array architecture by combining techniques such as TPG (Test Pattern Generation) using one-hot encoding, the detection rate for stuck-at-0 faults can reach nearly 100%. Moreover, this research examines optimal partitioning algorithms for Systolic Arrays of different sizes to achieve precise PE detection capability. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AN10096105 |
書誌情報 |
研究報告システム・アーキテクチャ(ARC)
巻 2024-ARC-257,
号 14,
p. 1-6,
発行日 2024-06-03
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8574 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |